欢迎访问ic37.com |
会员登录 免费注册
发布采购

TMS320VC5407-120 参数 Datasheet PDF下载

TMS320VC5407-120图片预览
型号: TMS320VC5407-120
PDF下载: 下载PDF文件 查看货源
内容描述: 数字信号处理器\n [Digital Signal Processor ]
分类和应用: 数字信号处理器
文件页数/大小: 107 页 / 1343 K
品牌: ETC [ ETC ]
 浏览型号TMS320VC5407-120的Datasheet PDF文件第32页浏览型号TMS320VC5407-120的Datasheet PDF文件第33页浏览型号TMS320VC5407-120的Datasheet PDF文件第34页浏览型号TMS320VC5407-120的Datasheet PDF文件第35页浏览型号TMS320VC5407-120的Datasheet PDF文件第37页浏览型号TMS320VC5407-120的Datasheet PDF文件第38页浏览型号TMS320VC5407-120的Datasheet PDF文件第39页浏览型号TMS320VC5407-120的Datasheet PDF文件第40页  
功能概述
15
版权所有
读/写
14
13
XIOEN
读/写
12
RIOEN
读/写
11
FSXM
读/写
10
FSRM
读/写
9
CLKXM
读/写
8
CLKRM
读/写
7
SCLKME
读/写
6
CLKS STAT
读/写
5
DX STAT
读/写
4
DR STAT
读/写
3
FSXP
读/写
2
FSRP
读/写
1
CLKXP
读/写
0
CLKRP
读/写
图例:
R =读取,W =写
图3-14 。引脚控制寄存器( PCR )
采样速率输入时钟的选择是由CLKSM (位13中SRGR2 )位值的组合构成
和SCLKME位值在表3-7所示。
表3-7 。采样率的输入时钟选择
SCLKME
0
0
1
1
CLKSM
0
1
0
1
采样速率时钟模式
版权所有( CLKS引脚不可用)
CPU时钟
BCLKR
BCLKX
当SCLKME位被清除为0时, CLKSM位被使用时,和以前一样,选择任一CPU时钟或
CLKS销(未粘结列于五千四百〇四分之五千四百〇七器件封装)作为采样率的输入时钟。设置
SCLKME位为1使CLKSM位之间的BCLKR引脚或BCLKX引脚的采样率选择
输入时钟。
当任一BCLKR或CLKX配置这种方式,所选择的引脚输出缓冲区自动
禁用。例如,用SCLKME = 1和CLKSM = 0时, BCLKR引脚被配置为对所述输入
采样率发生器。对发射机和接收机电路可以同步到采样率
发电机输出通过设置引脚配置寄存器( PCR)的CLKXM和CLKRM位为1。注意,
采样率发生器的输出将只驱动的BCLKX脚,因为BCLKR输出缓冲区
自动禁用。
McBSP的是完全静态的,工作在任意较低的时钟频率。为最大工作频率,
见5.14 。
3.9
硬件定时器
该5404分之5407装置设有4位预分频器2个16位定时电路。定时器计数器
一个每一个CLKOUT周期递减。每次计数器递减到0时,定时器中断是
产生的。定时器可以停止,重新启动,复位或由特定的状态位无效。
两个定时器可被用来产生中断给CPU,然而,所述第二定时器(定时器1 )具有其中断
再加上外部中断3 ( INT3 )的中断标志寄存器中。因此,使用定时器中断,
则中断3中断输入应被禁用(高电平) ,并使用中断3中断输入,定时器应该被禁用(放置
在复位) 。
26
SPRS007B
2001年11月 - 修订2003年7月