Chapter 1 Interface Block
Chapter 1 Interface Block
Switching speed
t LD0 (ns)
TTL 5.0 V
Function
Low-noise I/O Buffer
no resistor
Block type
BE0V
Path
→
t 1
T
Block type
IN
OUT
MIN.
0.906
0.903
0.697
0.638
0.907
0.940
0.176
0.138
0.906
0.903
0.697
0.638
0.907
0.940
0.176
0.138
0.906
0.903
0.697
0.638
0.907
0.940
0.176
0.138
0.906
0.903
0.697
0.638
0.907
0.940
0.176
0.138
0.951
0.874
0.948
0.817
0.943
0.868
0.176
0.138
0.951
0.874
0.948
0.817
0.943
0.868
0.176
0.138
0.951
0.874
0.948
0.817
0.943
0.868
0.176
0.138
TYP. MAX. MIN.
TYP. MAX. MIN.
TYP. MAX.
0.059
0.103
Drivability
1mA
with 50 KΩ P/D
with 50 KΩ P/U
with 5 KΩ P/U
I/O cells int. Cells
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
1.649
1.561
0.916
0.928
1.682
1.673
0.266
0.197
1.649
1.561
0.916
0.928
1.682
1.673
0.266
0.197
1.649
1.561
0.916
0.928
1.682
1.673
0.266
0.197
1.649
1.561
0.916
0.928
1.682
1.673
0.266
0.197
1.724
1.428
1.269
1.158
1.755
1.494
0.266
0.197
1.724
1.428
1.269
1.158
1.755
1.494
0.266
0.197
1.724
1.428
1.269
1.158
1.755
1.494
0.266
0.197
4.217
3.193
1.493
1.536
4.261
3.375
0.417
0.328
4.217
3.193
1.493
1.536
4.261
3.375
0.417
0.328
4.217
3.193
1.493
1.536
4.261
3.375
0.417
0.328
4.217
3.193
1.493
1.536
4.261
3.375
0.417
0.328
4.530
2.630
2.217
1.799
4.570
2.680
0.417
0.328
4.530
2.630
2.217
1.799
4.570
2.680
0.417
0.328
4.530
2.630
2.217
1.799
4.570
2.680
0.417
0.328
0.044
0.077
0.086
0.150
A
→
Y0
EN
→
Y0
2mA
3mA
0.044
0.077
0.059
0.104
0.086
0.151
BE0V
BEDV
BEUV
BEWV
1
10
0.011
0.007
0.016
0.009
0.022
0.012
Y0
A
→
→
→
Y1
Y0
Y0
6mA
BE0D
BE04
BEDD
BED4
BEUD
BEU4
BEWD
BEW4
1
1
10
10
0.044
0.077
0.059
0.103
0.086
0.150
9mA
BEDV
BEUV
BEWV
BE0D
BEDD
BEUD
12mA
18mA
24mA
BE02
BE06
BE0G
BED2
BED6
BEDG
BEU2
BEU6
BEUG
BEW2
BEW6
1
1
1
10
10
10
EN
0.044
0.077
0.059
0.104
0.086
0.151
BEWG
Input
0.011
0.007
0.016
0.009
0.022
0.012
Y0
A
→
→
→
Y1
Y0
Y0
Output
Logic Diagram
Block type
Symbol Fan-in Symbol Fan-out
0.044
0.077
0.059
0.103
0.086
0.150
BE0V to BEWV
A
6.2
4.0
Y1
Y1
Y1
Y1
Y1
Y1
34
34
34
34
34
34
EN
EN
Y1 N02
0.044
0.077
0.059
0.104
0.086
0.151
BE0D to BEWD
BE04 to BEW4
BE02 to BEW2
BE06 to BEW6
BE0G to BEWG
A
6.1
4.0
0.011
0.007
0.016
0.009
0.022
0.012
EN
Y0
A
→
→
→
Y1
Y0
Y0
0.044
0.077
0.059
0.103
0.086
0.150
A
H01
N01 Y0
A
6.2
4.0
EN
EN
0.044
0.077
0.059
0.104
0.086
0.151
EN H03
A
6.2
4.0
EN
0.011
0.007
0.016
0.009
0.022
0.012
Y0
A
→
→
→
Y1
Y0
Y0
0.031
0.039
0.042
0.053
0.066
0.075
A
6.2
4.0
Truth Table
EN
EN
A
EN
Y0
0.031
0.040
0.042
0.054
0.066
0.077
A
6.2
4.0
0
1
X
1
1
0
0
1
Z
EN
0.011
0.007
0.016
0.009
0.022
0.012
Y0
A
→
→
→
Y1
Y0
Y0
0.031
0.039
0.042
0.053
0.066
0.075
X:Irrelevant
EN
Z:High Impedance
0.031
0.040
0.042
0.054
0.066
0.077
Y0
Y1
0.011
0.007
0.016
0.009
0.022
0.012
Y0
A
→
→
→
Y1
Y0
Y0
0
1
0
1
0.031
0.039
0.042
0.053
0.066
0.075
EN
0.031
0.040
0.042
0.054
0.066
0.077
0.011
0.007
0.016
0.009
0.022
0.012
Y0
→
Y1
Block Library A13872EJ5V0BL
1 - 78
Block Library A13872EJ5V0BL
1 - 79