欢迎访问ic37.com |
会员登录 免费注册
发布采购

KESTX0 参数 Datasheet PDF下载

KESTX0图片预览
型号: KESTX0
PDF下载: 下载PDF文件 查看货源
内容描述: 400MHz的 - 460MHZ ASK发送器 [400MHz - 460MHz ASK Transmitter]
分类和应用:
文件页数/大小: 10 页 / 269 K
品牌: ZARLINK [ ZARLINK SEMICONDUCTOR INC ]
 浏览型号KESTX0的Datasheet PDF文件第1页浏览型号KESTX0的Datasheet PDF文件第2页浏览型号KESTX0的Datasheet PDF文件第3页浏览型号KESTX0的Datasheet PDF文件第4页浏览型号KESTX0的Datasheet PDF文件第6页浏览型号KESTX0的Datasheet PDF文件第7页浏览型号KESTX0的Datasheet PDF文件第8页浏览型号KESTX0的Datasheet PDF文件第9页  
KESTX01
销上市
信号
XTAL1
XTAL2
数据
TXEN
OUT
OUTB
LF
描述
晶体振荡器
晶体振荡器
输入数据
发送使能/ STAND BY
功率放大器的输出/天线接口
功率放大器的输出/天线接口
(互补输出)
鉴相器输出
信号
LF1
PWRC
VCCPA
VEE2
VEE1
VCC
VCOTST
描述
VCO控制输入
输出功率控制
功放电源正极
功放接地
PLL地面
正电源
VCO测试控制输入
功能
当IC被使能( TXEN高)锁相环
VCO的输出锁定到晶体的限定的多个
参考输入。 VCO的输出运行在最终
输出频率是输入到功率放大级。
功率放大器直接驱动天线。
输出级( PA)
输入信号引脚的数据产生振幅偏移键
(ASK ),压控振荡器的输出进行调制。这是通过
开关键控偏置电流的输出功率放大
阶段。功率放大器的输出是一个平衡输出(插脚OUT和
OUTB )是电流源驱动(集电极开路输出) 。
它们的输出应的直流参考一个正
电源电压(预计为V
CC
在大多数应用中) 。
该电流源​​的输出可直接驱动PCB天线
(图6 ),或者如果需要更高的输出功率,需要在有限
通过一个简单的阻抗变换网络提供扩展空间
工作。一个平衡的输出级,将自动使用,因为它
抑制根本的偶次谐波。在
为了得到该输出级的优点是必不可少
使用平衡天线。
锁相环
分频器
除以64的预分频器是目前在PLL反馈
循环。最终的输出频率则佛= 64xFref 。
相位检测器
所使用的相位检测器是一个相位频率检测器
器(PFD )与电流(电荷泵)输出。这一阶段
检测器具有用于将输入的相位误差的三角形特性
在该范围-2π <θe < 2π 。电荷泵提供一个
输出电流的范围内
±
50μA ,从而给出了一个相
探测器的增益( 50 / 2π )
μA / RAD ( ≈8μA / RAD ) 。
在PFD超过一个纯相位检测器的优点是
它也是一个鉴频器,将永远锁定
初始频率的环路不论偏移。 PLL环路
的特性,如锁定时间,捕获范围,环
带宽和VCO参考边带抑制是
通过外部环路滤波器来控制。
对于某些应用杂散边带处
参考频率必须有足够的抑制和
三阶环路建议。
上电
在预期的应用,但预计的
发射器将花费时间相当大的比例的'站在“
不发送数据。为了最大限度地延长电池寿命是非常重要的
该非常小的静态电流取入该模式。
在'待机模式“是通过将脚TXEN低
同样地,发射器可以通过设置TXEN高启用。
为了最大限度地减少待机电流TXEN用于偏置的导通
连接在公共的集电极芯片npn晶体管
配置(下面的图3 ) 。该晶体管被用来
提供电源给IC的大部分。折叠
当TXEN被设定为低的结果在一个非常低的待机电源
电流。 TXEN上的电压不应超过V
CC
通过以上
比0.2Volts 。
从应用的角度来看, TXEN引脚必须能够
到源极的偏置电流的输入晶体管和应
如果可能的话还可以去耦,以防止高频噪声
直接耦合到IC的电源。的价值
去耦电容和TXEN的驱动能力
来源会影响电源延时。由于TXEN使
PLL因此,至关重要的是,它被设置为高之前的任何数据
变速器,它在保持高
transmission.Therefore三种不同的功耗模式
可能
(i)在展位( TXEN低,数据低)
(二) PLL模式/发射空间( TXEN高,数据低)
(三)发送MARK ( TXEN高,数据的高点)
VCO
为了最大限度地减少了外部元件成本,S的VCO完全
集成。 VCO的频率由控制
电压引脚LF 。
参考晶体振荡器
单个晶体管Collpits晶体振荡器提供
参考时钟的PLL 。该振荡器被配置为
在基本模式的并联谐振操作(典型
3-7MHz的工作频率) 。晶振连接
引脚XTAL2和VEE1与外部组件之间
在图6中示出。
可替换地,基准时钟可以由一个被提供
外部电源连接到引脚XTAL2图7 。
4