欢迎访问ic37.com |
会员登录 免费注册
发布采购

XC4002A 参数 Datasheet PDF下载

XC4002A图片预览
型号: XC4002A
PDF下载: 下载PDF文件 查看货源
内容描述: 逻辑单元阵列系列 [Logic Cell Array Family]
分类和应用:
文件页数/大小: 16 页 / 100 K
品牌: XILINX [ XILINX, INC ]
 浏览型号XC4002A的Datasheet PDF文件第7页浏览型号XC4002A的Datasheet PDF文件第8页浏览型号XC4002A的Datasheet PDF文件第9页浏览型号XC4002A的Datasheet PDF文件第10页浏览型号XC4002A的Datasheet PDF文件第12页浏览型号XC4002A的Datasheet PDF文件第13页浏览型号XC4002A的Datasheet PDF文件第14页浏览型号XC4002A的Datasheet PDF文件第15页  
XC4002A Pinouts
Pin
Description
VCC
I/O (A8)
I/O (A9)
I/O (A10)
I/O (A11)
I/O (A12)
I/O (A13)
I/O (A14)
SGCK1 (A15, I/O)
VCC
GND
PGCK1 (A16, I/O)
I/O (A17)
I/O (TDI)
I/O (TCK)
I/O (TMS)
I/O
I/O
I/O
GND
VCC
I/O
I/O
I/O
I/O
I/O
I/O
Bound
PC84 PQ100 VQ100 PG120 Scan
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
92
93
94
95
*
96
*
97
98
99
100
1
2
3
4
5
6
7
8
9
10
11
*
12
13
14
15
16
17
18
*
19
20
21
22
89
90
91
92
*
93
*
94
95
96
97
98
99
100
1
2
3
4
5
6
7
8
*
9
10
11
12
13
14
15
*
16
17
18
19
G3
G1
F1
E1
*
F2
*
F3
D1
E2
*
C1
D2
E3
*
B1
*
C2
D3
C3
C4
B2
B3
A1
*
A2
*
C5
B4
A3
*
B5
A4
C6
*
A5
*
B6
A6
B7
C7
A7
A8
A9
*
B8
*
C8
A10
B9
A11
B10
*
26
29
32
35
38
41
44
47
50
53
56
59
62
65
68
71
74
77
80
83
86
89
Pin
Description
I/O
SGCK2 (I/O)
O (M1)
GND
I (M0)
VCC
I (M2)
PGCK2 (I/O)
I/O (HDC)
I/O
I/O (
LDC
)
I/O
I/O
I/O
I/O (
ERR
,
INIT
)
VCC
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
SGCK3 (I/O)
GND
DONE
VCC
PROG
Bound
PC84 PQ100 VQ100 PG120 Scan
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
23
24
25
26
27
28
29
30
31
32
33
34
35
36
*
37
*
38
39
40
41
42
43
44
*
45
*
46
47
48
49
50
51
52
53
54
55
56
57
20
21
22
23
24
25
26
27
28
29
30
31
32
33
*
34
*
35
36
37
38
39
40
41
*
42
*
43
44
45
46
47
48
49
50
51
52
53
54
C9
A12
B11
C10
C11
D11
B12
C12
A13
B13
*
E11
*
D12
C13
E12
D13
F11
*
E13
*
F12
F13
G12
G11
G13
H13
J13
*
H12
*
H11
K13
J12
L13
K12
*
J11
*
M13
L12
K11
L11
L10
M12
M11
N13
N12
*
92
95
98
101†
102†
103
106
109
112
115
118
121
124
127
130
133
136
139
142
145
148
151
154
Pin
Description
I/O (D6)
I/O
I/O (D5)
I/O (
CSO
)
I/O (D4)
I/O
VCC
GND
I/O (D3)
I/O (
RS
)
I/O (D2)
I/O
I/O (D1)
I/O (RCLK-BUSY/RDY)
Bound
PC84 PQ100 VQ100 PG120 Scan
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
1
58
59
60
61
62
*
63
*
64
65
66
67
68
69
70
*
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
*
88
*
89
90
91
55
56
57
58
59
*
60
*
61
62
63
64
65
66
67
*
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
*
85
*
86
87
88
L9
M10
N11
M9
N10
L8
*
N9
*
M8
N8
M7
L7
N7
N6
N5
*
M6
*
L6
N4
M5
N3
M4
*
L5
*
N2
M3
L4
L3
M2
K3
L2
N1
M1
*
J3
*
K2
L1
J2
K1
H3
*
J1
*
H2
H1
G2
157
160
163
166
169
172
175
178
181
184
187
190
193
196
2
5
8
11
14
17
20
23
I/O (D0, DIN)
SGCK4 (DOUT, I/O)
CCLK
VCC
O (TDO)
GND
I/O (A0,
WS
)
PGCK4 (I/O,A1)
I/O (CS1, A2)
I/O (A3)
I/O (A4)
I/O (A5)
I/O (A6)
I/O (A7)
GND
I/O (D7)
PGCK3 (I/O)
*
Indicates unconnected package pins.
† Contributes only one bit (.i) to the boundary scan register.
Boundary Scan Bit 0 = TDO.T
Boundary Scan Bit 1 = TDO.O
Boundary Scan Bit 199 = BSCANT.UPD
2-81
This document was created with FrameMaker 4 0 2