欢迎访问ic37.com |
会员登录 免费注册
发布采购

VSC8124 参数 Datasheet PDF下载

VSC8124图片预览
型号: VSC8124
PDF下载: 下载PDF文件 查看货源
内容描述: 目标特定网络阳离子 [Target Specification]
分类和应用: ATM集成电路SONET集成电路SDH集成电路电信集成电路电信电路异步传输模式
文件页数/大小: 20 页 / 646 K
品牌: VITESSE [ VITESSE SEMICONDUCTOR CORPORATION ]
 浏览型号VSC8124的Datasheet PDF文件第1页浏览型号VSC8124的Datasheet PDF文件第2页浏览型号VSC8124的Datasheet PDF文件第4页浏览型号VSC8124的Datasheet PDF文件第5页浏览型号VSC8124的Datasheet PDF文件第6页浏览型号VSC8124的Datasheet PDF文件第7页浏览型号VSC8124的Datasheet PDF文件第8页浏览型号VSC8124的Datasheet PDF文件第9页  
Vitesse公司
半导体公司
目标特定网络阳离子
VSC8124
功能说明
参考时钟
2.488 Gb / s的四
数据重定时
一个干净的参考时钟应提供符合抖动规范。任意间断为参考
ENCE时钟相位可以稍微降低抖动容限,可以容忍没有数据错误。 (见表1 )第一阶段
变化不得超过每20发生更频繁
µs.
串行数据转换密度必须平均
0.5
期。设置两个参考时钟输入端口。该REFSEL引脚选择的活动端口。当REFSEL
是不是驱动的,它漂浮低,选择REFCK0 。改变REFSEL意味着相变。
时钟恢复
各通道的输入的串行数据被提供给一个时钟恢复和数据重定时电路。为
每个信道,一个相位检测器和低通滤波器迫使本地时钟跟踪输入的平均相
串行数据。低通滤波器是一阶,以防止在级联器件抖动峰值。
图1 :串行输入数据眼图
J
T
眼开
表1 :串行输入数据规范
参数
J
T
J
T
J
T
描述
抖动容限
抖动容限
抖动容限
220
150
190
-
典型值
-
170
210
401.88
最大
-
-
-
-
单位
ps
ps
ps
ps
条件
正常工作
快速锁定模式
在20
µs
REFCLK期
变化
注: 1)抖动容限的测量是在最坏的情况下的电源和温度,使用155.52兆赫干净的参考时钟
( REFCK满足2.0 ps的RMS抖动低于10兆赫带宽) ,并且在600mV摆幅差分PRBS数据
with150ps最大上升时间。
2 )抖动容限,并重新计时数据抖动降解快速锁定模式。
3 )参考时钟频率容限:
ΔF < =
100 ppm的
4 )抖动容限指标并不适用于重定时器旁路模式。
G52271-0 ,版本1.14
2/23/00
©
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 • 805 / 388-3700 •传真: 805 / 987-5896
第3页