Vitesse公司
半导体公司
目标特定网络阳离子
VSC8115
STS - 12 / STS - 3多速率
时钟和数据恢复单元
抖动容限
抖动容限是时钟和数据恢复单元的跟踪,在接收时序变化的能力
数据流。所述的Bellcore和ITU规范允许接收到的光数据,以包含抖动。量
必须容忍是抖动的频率的函数。在高频率的规格不
要求VSC8115容忍大量的,而在低频jit-许多单位间隔(位时间)
之三,必须容忍。抖动容限被定义为抖动对输出OC-N / STS-N信号的比
抖动施加到输入OC-N / STSN信号与频率的关系。该VSC8115是专为承受这种抖动
与余量以上的规格界限,见图2。 VSC8115获得和保持锁的基础上
数据转换的信息。当存在于该数据流没有过渡,所恢复的时钟频率将
被内基准时钟为+ 500ppm的召开。该VSC8115可超过1000位无开关的保持锁
决于数据流。
图2 :输入抖动容限指标
J
伊特尔
(UI
P
-
P
)
150
Bellcore的要求
24
VSC8115典型
抖动容限
15
2.4
1.5
0.6
0.15
10
30
300
25K
250K 1M 2.5M
J
伊特尔
F
REQ
(H
Z
)
抖动产生
抖动产生被定义为串行时钟和串行数据输出的抖动而均方根抖动呈现
到串行数据输入端。最大抖动的产生是0.01 U.I.当超过14ps以下( OC -12)的均方根抖动或
56ps (OC -3)被提供给串行数据输入端。
G52272-0 ,版本1.1
9/29/00
©
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 • 805 / 388-3700 •传真: 805 / 987-5896
第5页