欢迎访问ic37.com |
会员登录 免费注册
发布采购

TMS320LF2406APZA 参数 Datasheet PDF下载

TMS320LF2406APZA图片预览
型号: TMS320LF2406APZA
PDF下载: 下载PDF文件 查看货源
内容描述: DSP控制器 [DSP CONTROLLERS]
分类和应用: 微控制器和处理器外围集成电路数字信号处理器装置时钟
文件页数/大小: 133 页 / 1659 K
品牌: TI [ TEXAS INSTRUMENTS ]
 浏览型号TMS320LF2406APZA的Datasheet PDF文件第7页浏览型号TMS320LF2406APZA的Datasheet PDF文件第8页浏览型号TMS320LF2406APZA的Datasheet PDF文件第9页浏览型号TMS320LF2406APZA的Datasheet PDF文件第10页浏览型号TMS320LF2406APZA的Datasheet PDF文件第12页浏览型号TMS320LF2406APZA的Datasheet PDF文件第13页浏览型号TMS320LF2406APZA的Datasheet PDF文件第14页浏览型号TMS320LF2406APZA的Datasheet PDF文件第15页  
TMS320LF2407A , TMS320LF2406A , TMS320LF2403A , TMS320LF2402A
TMS320LC2406A , TMS320LC2404A , TMS320LC2403A , TMS320LC2402A
DSP控制器
SPRS145J - 2000年7月 - 修订2004年11月
引脚功能
TMS320LF2407A的设备是所有的240xA设备的超集。所有的信号都可以在2407A
装置。表2列出了在240xA产生装置的可用的信号。
表2. LF240xA和LC240xA引脚列表和封装选项
†‡
2403A,
LC2402A
(64-PAG)
2402A
(64-PG)
引脚名称
LF2407A
(144-PGE)
2406A
(100-PZ)
LC2404A
(100-PZ)
描述
事件管理器A( EVA )
CAP1/QEP1/IOPA3
CAP2/QEP2/IOPA4
CAP3/IOPA5
PWM1/IOPA6
PWM2/IOPA7
PWM3/IOPB0
PWM4/IOPB1
PWM5/IOPB2
PWM6/IOPB3
T1PWM/T1CMP/IOPB4
T2PWM/T2CMP/IOPB5
TDIRA/IOPB6
83
79
75
56
54
52
47
44
40
16
18
14
57
55
52
39
37
36
33
31
28
12
13
11
57
55
52
39
37
36
33
31
28
12
13
11
4
3
2
59
58
57
54
53
50
40
41
捕捉输入# 1 /正交编码器脉冲输入# 1 ( EVA )或
GPIO ( ↑ )
捕捉输入# 2 /正交编码器脉冲输入# 2 ( EVA )或
GPIO ( ↑ )
捕获输入# 3 ( EVA )或GPIO ( ↑ )
比较/ PWM输出引脚# 1 ( EVA )或GPIO ( ↑ )
比较/ PWM输出引脚# 2 ( EVA )或GPIO ( ↑ )
比较/ PWM输出引脚# 3 ( EVA )或GPIO ( ↑ )
比较/ PWM输出引脚# 4 ( EVA )或GPIO ( ↑ )
比较/ PWM输出引脚# 5 ( EVA )或GPIO ( ↑ )
比较/ PWM输出引脚# 6 ( EVA )或GPIO ( ↑ )
定时器1比较输出( EVA )或GPIO ( ↑ )
定时器2比较输出( EVA )或GPIO ( ↑ )
计数方向为通用( GP)的定时器(EVA)或
GPIO 。如果TDIRA = 1 ,向上计数选择。如果
TDIRA = 0时,向下计数被选中。 ( ↑ )
49
外部时钟输入GP定时器( EVA)或GPIO 。注意
计时器也可以使用内部器件时钟。 ( ↑ )
TCLKINA/IOPB7
37
26
26
事件管理器B( EVB )
CAP4/QEP3/IOPE7
CAP5/QEP4/IOPF0
CAP6/IOPF1
PWM7/IOPE1
PWM8/IOPE2
PWM9/IOPE3
PWM10/IOPE4
PWM11/IOPE5
88
81
69
65
62
59
55
46
60
56
48
45
43
41
38
32
60
56
48
45
43
41
38
32
捕捉输入# 4 /正交编码器脉冲输入# 3 ( EVB )或
GPIO ( ↑ )
捕捉输入# 5 /正交编码器脉冲输入# 4 ( EVB )或
GPIO ( ↑ )
捕获输入# 6 ( EVB )或GPIO ( ↑ )
比较/ PWM输出引脚# 7 ( EVB )或GPIO ( ↑ )
比较/ PWM输出引脚# 8 ( EVB )或GPIO ( ↑ )
比较/ PWM输出引脚# 9 ( EVB )或GPIO ( ↑ )
比较/ PWM输出引脚# 10 ( EVB )或GPIO ( ↑ )
比较/ PWM输出引脚# 11 ( EVB )或GPIO ( ↑ )
PWM12/IOPE6
38
27
27
比较/ PWM输出引脚# 12 ( EVB )或GPIO ( ↑ )
粗体,斜体引脚名
表示在复位后引脚功能。
‡ GPIO - 通用输入/输出引脚。所有的GPIO拿出复位后输入。
‡强烈建议VCCA从(从数字地和VSSA )的数字电源电压隔离,以保持规定的精度
并提高了ADC的噪声抑制能力。
¶只有当满足所有下列条件: EMU1 / OFF为低, TRST低, EMU0是高
#无电源引脚( VDD , VDDO , VSS ,或VSSO )应悬空。所有的电源引脚都必须进行适当的连接正确
设备的操作。
图例:
- 内部上拉
- 内部下拉
(典型的有源上拉/下拉值
±16 µA.)
邮政信箱1443
休斯敦,得克萨斯州77251-1443
11