SPRS145K
−
2000年7月
−
修订后的2005年8月
TMS320LF2407A , TMS320LF2406A , TMS320LF2403A , TMS320LF2402A
TMS320LC2406A , TMS320LC2404A , TMS320LC2403A , TMS320LC2402A
DSP控制器
基于PLL的时钟模块(续)
XTAL1/CLKIN
谐振器/
水晶
C
b1
XTAL2
C
b2
PLLF
C
2
R
1
C
1
PLLF2
XTAL
OSC
F
in
PLL
CLKOUT
3-bit
PLL选择
( SCSR1 。 [11: 9])
图16. PLL时钟模块框图
表9. PLL时钟选择通过位( 11-9 )在SCSR1注册
CLK PS2
0
0
0
0
1
1
1
1
CLK PS1
0
0
1
1
0
0
1
1
CLK PS0
0
1
0
1
0
1
0
1
CLKOUT
4
×
F
in
2
×
F
in
1.33
×
F
in
1
×
F
in
0.8
×
F
in
0.66
×
F
in
0.57
×
F
in
0.5
×
F
in
默认倍频系数复位后为( 1,1,1) ,即0.5
×
F
in
.
注意:
引导加载程序设置PLL来X2或X4选项。如果引导程序时,使用CLKIN的价值
不应该强迫CLKOUT超过最大额定器件速度。请参阅“引导ROM ”部分
了解更多详情。
外部参考晶振时钟选项
内部振荡器通过连接在整个XTAL1 / CLKIN和XTAL2引脚晶体启用如图所示
在图17a上。水晶应该是基本的操作和并联谐振,提供有效的系列
30阻力
Ω
−150
Ω
并提请不超过1毫瓦;它应该在20 pF的负载电容来指定。
注: Lx240xA水晶偏置需要跨X1和X2引脚的外部1 MΩ电阻的可靠运行。见
TMS320LF2407A,
LF2406A , LF2403A , LF2402A DSP控制器芯片勘误表
(文献编号SPRZ002 )或
TMS320LC2406A , TMS320LC2404A ,
TMS320LC2402A DSP控制器芯片勘误表
(文献编号SPRZ185 )有关此要求的详细信息。
外部参考振荡器时钟选项
内部振荡器,通过连接一个时钟信号到XTAL1 / CLKIN和离开XTAL2输入禁用
引脚悬空,如图b部分如图17 。
58
邮政信箱1443
•
休斯敦,得克萨斯州77251-1443