TMS320F206
数字信号处理器
SPRS050A - 1996年11月 - 修订1998年4月
PZ包装
(顶视图)
V DD
A15
A14
A13
A12
V SS
A11
A10
A9
A8
V SS
A7
VDD
A6
A5
A4
V SS
A3
A2
A1
A0
V SS
PS
IS
DS
75 74 73 72 71 70 69 68 67 66 65 64 63 62 61 60 59 58 57 56 55 54 53 52 51
EMU0
EMU1 / OFF
TCK
TRST
TDI
TMS
TDO
V
SS
CLKR
FSR
DR
CLKX
V
SS
FSX
DX
V
DD
TOUT
TX
V
SS
RX
IO0
IO1
XF
BIO
RS
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25
V
DD
准备
V
SS
读/写
STRB
RD
WE
BR
V
SS
D15
D14
D13
D12
V
SS
D11
V
DD
D10
D9
D8
D7
V
SS
D6
D5
D4
D3
表1示出的片上RAM和ROM ,串行数的能力和并行I / O端口,在执行
时间中的一个机器周期,并包与TMS320F206的设备的总的引脚数的类型。
表1中。 TMS320F206处理器的特征
片上存储器
设备
数据
TMS320F206
288
内存
数据/
PROG
4K + 256
只读存储器
PROG
–
FL灰
EEPROM
PROG
32K
I / O端口
动力
供应
(V)
5
周期
时间
(纳秒)
50
包
键入与
引脚数
100引脚TQFP
2
邮政信箱1443
TEST
MP / MC
DIV1
V CCP
2区
HOLDA
V DD
IO2
IO3
PLL5V
V DD
CLKIN/X2
X1
VSS
CLKOUT1
V CCP
NMI
HOLD / INT1
INT2
INT3
VSS
D0
D1
D2
VSS
串行
2
并行
64K
•
休斯敦,得克萨斯州77251-1443