欢迎访问ic37.com |
会员登录 免费注册
发布采购

TMS320F2808PZA 参数 Datasheet PDF下载

TMS320F2808PZA图片预览
型号: TMS320F2808PZA
PDF下载: 下载PDF文件 查看货源
内容描述: 数字信号处理器 [Digital Signal Processors]
分类和应用: 数字信号处理器
文件页数/大小: 140 页 / 1261 K
品牌: TI [ TEXAS INSTRUMENTS ]
 浏览型号TMS320F2808PZA的Datasheet PDF文件第117页浏览型号TMS320F2808PZA的Datasheet PDF文件第118页浏览型号TMS320F2808PZA的Datasheet PDF文件第119页浏览型号TMS320F2808PZA的Datasheet PDF文件第120页浏览型号TMS320F2808PZA的Datasheet PDF文件第122页浏览型号TMS320F2808PZA的Datasheet PDF文件第123页浏览型号TMS320F2808PZA的Datasheet PDF文件第124页浏览型号TMS320F2808PZA的Datasheet PDF文件第125页  
www.ti.com
TMS320F2809 , TMS320F2808 , TMS320F2806
TMS320F2802 , TMS320F2801
TMS320C2802 , TMS320C2801以及TMS320F2801x的DSP
SPRS230J - 2003年10月 - 修订2007年9月
12
SPICLK
(时钟极性= 0 )
13
14
SPICLK
(时钟极性= 1 )
15
16
SPISOMI
SPISOMI数据是有效的
19
20
SPISIMO
SPISIMO数据
必须是有效的
SPISTE
(A)
A.
在从模式下, SPISTE信号应被拉低至少0.5吨
C( SPC )
(最小)的有效SPI时钟前
边缘并保持低电平至少0.5吨
C( SPC )
经过最后一个数据位的接收边( SPICLK ) 。
图6-20 。 SPI从模式外部定时(时钟相位= 0 )
表6-37 。 SPI从模式外部定时(时钟相位= 1 )
(1) (2) (3) (4)
12
13
14
17
18
t
C( SPC )S
t
W( SPCH )S
t
W( SPCL )S
t
W( SPCL )S
t
W( SPCH )S
t
SU( SOMI - SPCH )S
t
SU( SOMI - SPCL )S
t
V( SPCH - SOMI )S
t
V( SPCL - SOMI )S
21
22
t
SU( SIMO - SPCH )S
t
SU( SIMO - SPCL )S
t
V( SPCH - SIMO )S
t
V( SPCL - SIMO )S
(1)
(2)
(3)
(4)
周期时间, SPICLK
脉冲持续时间, SPICLK高电平(时钟极性= 0 )
脉冲持续时间, SPICLK低电平(时钟极性= 1 )
脉冲持续时间, SPICLK低电平(时钟极性= 0 )
脉冲持续时间, SPICLK高电平(时钟极性= 1 )
建立时间, SPISOMI SPICLK前高(时钟极性= 0 )
建立时间, SPISOMI前SPICLK低电平(时钟极性= 1
有效时间, SPISOMI数据后SPICLK低电平(时钟极性=有效
0)
有效时间, SPISOMI数据后SPICLK高有效
(时钟极性= 1 )
建立时间, SPISIMO SPICLK前高(时钟极性= 0 )
建立时间, SPISIMO SPICLK前低(时钟极性= 1 )
有效时间, SPISIMO数据SPICLK高后有效
(时钟极性= 0 )
有效时间, SPISIMO数据后SPICLK低电平(时钟极性=有效
1)
8t
C( LCO )
0.5t
C( SPC )S
- 10
0.5t
C( SPC )S
- 10
0.5t
C( SPC )S
- 10
0.5t
C( SPC )S
- 10
0.125t
C( SPC )S
0.125t
C( SPC )S
0.75t
C( SPC )S
0.75t
C( SPC )S
35
35
0.5t
c(SPC)S-10
0.5t
c(SPC)S-10
0.5t
C( SPC )S
0.5t
C( SPC )S
0.5t
C( SPC )S
0.5t
C( SPC )S
最大
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
主/从位( SPICTL.2 )被清零,时钟相位位( SPICTL.3 )被清零。
t
C( SPC )
= SPI时钟周期时间= LSPCLK / 4或LSPCLK / ( SPIBRR + 1 )
内部时钟分频器必须被调整,以使SPI时钟速度被限定于以下的SPI时钟速率:
主模式传输25兆赫MAX ,主模式接收12.5兆赫MAX
从模式发送12.5兆赫MAX ,从模式得到12.5 MHz的MAX 。
引用的SPICLK信号的有效边沿由时钟极性位( SPICCR.6 )控制。
电气规格
121