欢迎访问ic37.com |
会员登录 免费注册
发布采购

DAC714U 参数 Datasheet PDF下载

DAC714U图片预览
型号: DAC714U
PDF下载: 下载PDF文件 查看货源
内容描述: 16位数字 - 模拟转换器,串行数据接口 [16-Bit DIGITAL-TO-ANALOG CONVERTER With Serial Data Interface]
分类和应用: 转换器
文件页数/大小: 22 页 / 779 K
品牌: TI [ TEXAS INSTRUMENTS ]
 浏览型号DAC714U的Datasheet PDF文件第2页浏览型号DAC714U的Datasheet PDF文件第3页浏览型号DAC714U的Datasheet PDF文件第4页浏览型号DAC714U的Datasheet PDF文件第5页浏览型号DAC714U的Datasheet PDF文件第7页浏览型号DAC714U的Datasheet PDF文件第8页浏览型号DAC714U的Datasheet PDF文件第9页浏览型号DAC714U的Datasheet PDF文件第10页  
讨论
特定网络阳离子
线性误差
线性误差被定义为模拟量的偏差
从一个直线的端点之间绘制输出
的传递特性。
微分线性误差
微分线性误差( DLE )是从偏差
的输出变化,从一个相邻的状态到的1LSB
下一个。的DLE规范
±1/2LSB
也就是说,输出
步长大小的范围可以从1 / 2LSB 〜3 /时2LSB的数字
从一个码字的输入代码改变到相邻码
字。如果DLE比-1LSB更积极,在D / A是
说是单调的。
单调性
D / A转换器是单调的,如果输出要么增加
或者保持不变,以增加数字输入值。
在C和L等级的单调性是有保证的过
说明书中的温度范围为16位。
建立时间
稳定时间的总时间(包括转换时间)为
D / A输出,收绕其最终的误差带内
在输入更改后的值。稳定时间被指定为
±0.003%
满量程( FSR)为输出
20V和1LSB的阶跃变化。该1LSB变化是测
sured在主进位( FFFF
H
到0000
H
和0000
H
to
FFFF
H
:BTC码)时,输入的过渡处的最坏情况
建立时间发生。
总谐波失真
总谐波失真被定义为的比例
的值的平方和的平方根
谐波的基本频率的值。这是
以%表示的基频的幅度的
采样速率f
S
.
信号 - 噪声
失真比( SINAD )
SINAD包括所有的谐波和杂散优秀
在输出噪声功率定义组件
除了量化和内部随机噪声功率。
SINAD是在一个指定的输入频率以dB表示,并
采样速率中,f
S
.
数模转换毛刺脉冲
电荷的注入是从模拟输出量
数字输入时,输入改变状态。这是测
sured的一半规模的输入代码,其中多达
可能的开关改变状态,从0000
H
为FFFF
H
.
数字馈通
当A / D没有被选中,高频逻辑活动
上的数字输入,通过该装置,并示出了被耦合
最多的输出噪声。这种噪声是数字馈通。
手术
该DAC714是单片集成电路的16位D / A
转换完成16位D / A开关和梯子
网络,基准电压源,输出放大器和一个串行
界面。
接口逻辑
该DAC714具有双缓冲数据锁存器。输入
数据锁存器保持一个16位数据字加载到前
第二锁存器,在D / A闩锁。这双缓冲组织
化允许多个D / A转换器的同步更新。
所有的数字控制输入为低电平有效。参考块
图如图1所示。
所有的锁存器是电平触发。数据存在时,使
输入为逻辑“0”将进入锁存器。当使
输入返回到逻辑“1”时,数据被锁存。
在CLR复位输入同时输入锁存器和D / A锁存器
到0000
H
(中间值) 。
逻辑输入兼容性
该DAC714数字输入TTL兼容( 1.4V开关
荷兰国际集团电平),低泄漏,和高阻抗。因此,该
输入适用于被驱动通过任何类型的5V逻辑
家,例如CMOS 。的等效电路的数字
输入示于图2 。
输入会浮到逻辑“0” ,如果悬空。这是
建议将未使用的输入连接到DCOM
以提高抗干扰能力。
数字输入保持高阻抗,当电源关闭。
输入的码
该DAC714的目的是接受二进制2的补
换货( BTC)与MSB优先作为输入码
与双极性模拟输出操作兼容。为了这
配置, 7FFF的数字输入
H
产生一个加满
量程输出, 8000
H
产生一个负的满量程输出,并
0000
H
产生双极性输出为零。
内部参考
该DAC714包含一个+ 10V的参考。参考
输出可用于驱动外部负载,源极到
2毫安。负载电流应该是恒定的;否则,该
增益和双极的转换器的偏移量会有所不同。
6
DAC714
www.ti.com
SBAS032A