TMS320F28027, TMS320F28027-Q1, TMS320F28027F, TMS320F28027F-Q1, TMS320F28026
TMS320F28026-Q1, TMS320F28026F, TMS320F28026F-Q1, TMS320F28023
TMS320F28023-Q1, TMS320F28022, TMS320F28021, TMS320F28020, TMS320F280200
ZHCSA13P –NOVEMBER 2008 –REVISED FEBRUARY 2021
www.ti.com.cn
9.1.16 外设帧0,1,2 (PFn)
此器件将外设分成3 个部分。外设映射如下:
PF0:
PIE:
PIE 中断启用和控制寄存器加上PIE 矢量表
闪存写入状态寄存器
闪存:
定时器:
CSM:
ADC:
GPIO:
ePWM:
eCAP:
比较器:
SYS:
SCI:
CPU - 定时器0,1,2 寄存器
代码安全模块KEY 寄存器
ADC 结果寄存器
PF1:
PF2:
GPIO MUX 配置和控制寄存器
增强型脉冲宽度调制器模块和寄存器
增强型捕捉模块和寄存器
比较器模块:
系统控制寄存器
串行通信接口(SCI) 控制和RX/TX 寄存器
串行端口接口(SPI) 和RX/TX 寄存器
ADC 状态、控制、和配置寄存器
集成电路间模块和寄存器
外部中断寄存器
SPI:
ADC:
IC2:
XINT:
9.1.17 通用输入/输出(GPIO) 复用器
大多数的外设信号与通用输入/输出 (GPIO) 信号复用。这使得用户能够在外设信号或者功能不使用时将一个引脚
用作GPIO。复位时,GPIO 引脚被配置为输入。针对GPIO 模式或者外设信号模式,用户能够独立设定每一个引
脚。对于特定的输入,用户也可以选择输入限定周期的数量。这是为了过滤掉有害的噪音毛刺脉冲。GPIO 信号也
可被用于使器件脱离特定低功耗模式。
9.1.18 32 位CPU 定时器(0,1,2)
CPU 定时器 0,1,和 2 是完全一样的 32 位定时器,这些定时器带有可预先设定的周期和 16 位时钟预分频。此
定时器有一个32 位倒计数寄存器,此寄存器在计数器达到0 时生成一个中断。这个计数器的减量为被预分频值设
置所分频的CPU 时钟速度的值。当此计数器达到0 时,它自动重新载入一个32 位的周期值。
CPU 定时器 0 为通用定时器并被连接至 PIE 块。CPU 定时器 1 为通用定时器并被连接至 CPU 的 INT13。CPU
定时器2 为DSP/BIOS 保留。它被连接至CPU 的INT14。如果DSP/BIOS 未被使用,CPU 定时器2 也可称为通
用定时器。
CPU 定时器2 可由下列任一器件计时:
• SYSCLKOUT(默认)
• 内部零引脚振荡器1 (INTOSC1)
• 内部零引脚振荡器2 (INTOSC2)
• 外部时钟源
Copyright © 2022 Texas Instruments Incorporated
42
Submit Document Feedback
Product Folder Links: TMS320F28027 TMS320F28027-Q1 TMS320F28027F TMS320F28027F-Q1
TMS320F28026 TMS320F28026-Q1 TMS320F28026F TMS320F28026F-Q1 TMS320F28023 TMS320F28023-
Q1 TMS320F28022 TMS320F28021 TMS320F28020 TMS320F280200