欢迎访问ic37.com |
会员登录 免费注册
发布采购

73S8024RN-IL/F 参数 Datasheet PDF下载

73S8024RN-IL/F图片预览
型号: 73S8024RN-IL/F
PDF下载: 下载PDF文件 查看货源
内容描述: 低成本智能卡接口 [Low Cost Smart Card Interface]
分类和应用: 光电二极管PC
文件页数/大小: 27 页 / 390 K
品牌: TERIDIAN [ TERIDIAN SEMICONDUCTOR CORPORATION ]
 浏览型号73S8024RN-IL/F的Datasheet PDF文件第2页浏览型号73S8024RN-IL/F的Datasheet PDF文件第3页浏览型号73S8024RN-IL/F的Datasheet PDF文件第4页浏览型号73S8024RN-IL/F的Datasheet PDF文件第5页浏览型号73S8024RN-IL/F的Datasheet PDF文件第7页浏览型号73S8024RN-IL/F的Datasheet PDF文件第8页浏览型号73S8024RN-IL/F的Datasheet PDF文件第9页浏览型号73S8024RN-IL/F的Datasheet PDF文件第10页  
73S8024RN数据表
微控制器接口
名字
CMDVCC
28SO
19
20QFN
10
DS_8024RN_020
5V/#V
3
20
CLKSTOP
7
CLKLVL
8
CLKDIV1
CLKDIV2
1
2
18
19
描述
32QFN
18
命令VCC (负断言) :该引脚上的逻辑低电平
导致LDO稳压器,以斜的V
CC
供给到所述
卡启动卡激活序列,如果一个卡
目前。
31
5伏/ 3伏卡选择:逻辑1选择5伏
V
CC
和卡接口,逻辑低电平选择3伏的操作。
当该部分是与单个卡电压用
该引脚应该连接到GND或V
DD
。然而,它
包括一个高阻抗上拉电阻为默认此
引脚为高电平( 5V选择卡片),当没有连接。
4
卡会话时期间停止该卡的时钟信号
置高(卡时钟停止模式) 。内部下拉
电阻器允许该引脚被保留为开路,如果
时钟停止模式不使用。
5
设置卡时钟停止模式时的逻辑电平
时钟被停用通过设置引脚7高。逻辑低
选择卡STOP低。逻辑高电平选择STOP卡
高。内部下拉电阻允许此引脚被抛
为开路,如果不使用时钟STOP模式。
29
设置从晶振分频比(或外部
30
时钟输入)到卡时钟。这些引脚包括:
下拉电阻。
CLKDIV1
CLKDIV2
时钟速率
0
0
XTALIN/8
0
1
XTALIN/4
1
1
XTALIN/2
1
0
XTALIN
中断信号到处理器。有源低 - 多
功能说明故障情况和卡的存在。
开漏输出配置。它包括一个内部
21kΩ的上拉至V
DD.
复位输入:该信号reset命令到卡上。
系统控制器数据的I / O /从卡上。包括
上拉电阻到V
DD.
系统控制器辅助数据的I / O /从卡上。
包括上拉电阻到V
DD.
系统控制器辅助数据的I / O /从卡上。
包括上拉电阻到V
DD.
关闭
23
14
22
RSTIN
I / OUC
AUX1UC
AUX2UC
20
26
27
28
11
17
19
26
27
28
6
修订版1.8