欢迎访问ic37.com |
会员登录 免费注册
发布采购

73K222AL-IHR/F 参数 Datasheet PDF下载

73K222AL-IHR/F图片预览
型号: 73K222AL-IHR/F
PDF下载: 下载PDF文件 查看货源
内容描述: 单芯片调制解调器 [Single-Chip Modem]
分类和应用: 调制解调器电信集成电路电信电路
文件页数/大小: 27 页 / 272 K
品牌: TERIDIAN [ TERIDIAN SEMICONDUCTOR CORPORATION ]
 浏览型号73K222AL-IHR/F的Datasheet PDF文件第1页浏览型号73K222AL-IHR/F的Datasheet PDF文件第3页浏览型号73K222AL-IHR/F的Datasheet PDF文件第4页浏览型号73K222AL-IHR/F的Datasheet PDF文件第5页浏览型号73K222AL-IHR/F的Datasheet PDF文件第6页浏览型号73K222AL-IHR/F的Datasheet PDF文件第7页浏览型号73K222AL-IHR/F的Datasheet PDF文件第8页浏览型号73K222AL-IHR/F的Datasheet PDF文件第9页  
73K222AL
V.22 , V.21 ,贝尔212A , 103
单芯片调制解调器
数据表
描述
(续)
该器件支持V.22 (除模式v )和21 V.
的操作模式,允许同步和
异步通信。测试功能,如
模拟环路,数字环路和远端数字环回是
支持。内部图形发生器还包括用于
自测试。该73K222AL被设计为显示在
系统设计微处理器外围,并且将
与流行的单芯片微处理器轻松接口
( 80C51典型值),通过其控制的8调制解调器功能
位复用的地址/数据总线或串行控制总线。一
ALE控制线简化了地址解复用。数据
通信时,通过仅一个单独的串行端口。
该73K222AL非常适合在任何自由站立或使用
积分制调制解调器产品,其中全双工1200
比特/秒以上的2线数据通信交换
电话网是理想的。其高功能,低
功率消耗和高效率的包装简化
设计要求,提高系统的可靠性。一
完整的调制解调器只需加入电话的
线路接口,一个控制微处理器,以及RS-232级
转换为一个典型系统。该73K222AL是一部分
Teridian半导体公司的K系列家族
引脚和功能兼容的单芯片调制解调器产品。
这些设备允许系统对更高配置
速度和贝尔或CCITT操作仅与单个
成分变化。
长(其中N是所发送的数
比特/字符) 。
从解调器的串行数据首先被传递
通过数据解扰码器,然后通过
的同步/异步转换器。的同步/异步
转换器将重新插入任何被删除的站位,
在帧内字符速率(比特发送输出数据
对位时间不大于1219位/秒) 。一
进来的中断信号(低电平通过两个
字符),将通过无
不正确地插入一个停止位。
同步/异步转换器还具有一个
扩展超速模式,该模式允许用户选择
的为+ 1% + 2.3 %的过速度范围。在
扩展超速模式,停止位
输出在7/8的正常宽度。
同步模式
CCITT的V.22标准定义同步
操作在600和1200位/秒。贝尔212A
标准只定义了在同步操作
1200比特/秒。操作是类似的
所不同的是数据必须是异步模式
同步到一个提供时钟和没有变化
在数据传输率是可允许的。串行输入数据
出现在TXD必须在上升沿有效
的TXCLK 。
TXCLK在内部模式的内部派生的信号
而在内部连接到从站的RXCLK销
模式。在RXD引脚接收数据的同步输出
RXCLK的下降沿。该ASYNCH /同步
在同步模式转换器旁路
选择和数据被发送出去以相同的速率
因为它是输入。
DPSK调制/解调器
该73K222AL调制的串行比特流转换为
是由四种可能代表二位对
规定由贝尔212A或相移
V.22标准。基带信号然后被
过滤,以减少对符号间干扰
限带2线制电话线。传输
出现使用一个1200赫兹(来源模式)或
2400Hz的载体(应答模式) 。解调
的调制过程的逆过程,与
输入的模拟信号最终被解码成二
位,并转换回串行比特流。该
解调器还恢复的时钟,这是
编码成调制时的模拟信号。
解调时使用一个1200赫兹
载体(应答模式或ALB起源模式)或
修订版6.1
手术
异步模式
对于DPSK方式的数据传输要求的数据
最终以同步方式传输。该
73K222AL包括异步/同步和同步/异步
转换器,其中删除或插入的停止位以
为± 0.01 %的速度范围内传输数据。在异步模式
串行数据来自TXD引脚插入
异步/同步转换器。异步/同步器
接受设置在TXD引脚通常的数据
必须是1200或600比特/秒的+ 1.0% -2.5 %。转换器将
然后插入或删除订单的停止位输出的信号,
这是1200或600比特/秒± 0.01 % ( ± 0.01 %是必需的
同步数据准确率) 。
从异步/同步串行数据流
转换器通过数据扰码器通过与
到模拟调制器。数据加扰器可以是
在处理器控制下绕过解读时,
数据必须被发送。异步/同步
转换器和数据加扰器被旁路在所有
FSK模式。如果串行输入数据包含一个中断信号
通过一个字符(包括起始位和停止位)
断裂将延长到至少2倍的N + 3位
第2页27
©
2007年Teridian半导体公司