SM39R16A6
内嵌 16KB
具有 ISP 功能的 Flash
和 1K+256BRAM 的 8 位控制器
全双工通信模式使能位.
“1” : 使能全双工模式.
“0” : 禁止全双工模式.
SPIFD:
当此位被置位时,TBC[2;0]和 RBC[2;0]将被重置并归零。也就是说,只有 8 位数据通讯在全双工
模式中被允许,当主机模式通过 MOSI 线传输数据到从机模式中,意味着带有数据输入和输出的
全双工模式在同样的 SCK 时钟中是同步的,如下图 15‑ 2所示.
Output Shift
register
SPITXD
MISO
MISO
Input Shift register
SPIRXD
MOSI
SCK
MOSI
SCK
Output Shift register
SPITXD
Input Shift register
SPIRXD
Clock Generator
On-Bright Slave
On-Bright Master
图 15‑ 2: SPI 主机和从机传输方法
SPI 发送数据位,这里 1-8 位数据除了在全双工模式中是被允许的
TBC[2:0]:
TBC[2:0]
0:0:0
0:0:1
0:1:0
0:1:1
1:0:0
1:0:1
1:1:0
1:1:1
Bit counter
8 bits output
1 bit output
2 bits output
3 bits output
4 bits output
5 bits output
6 bits output
7 bits output
SPI 重新致能模式选择位. (仅从机模式有效)
SPIRST:
= 0 禁能. SPI 于 SS 脚重新致能时,传送或接收数据.
于传送或接收数据缓冲寄存器内,前次传送或接收之数据完全保留.(表示它是有效的)
= 1 使能. SPI 于 SS 脚重新致能时,传送或接收新数据,
于传送或接收数据缓冲寄存器内,前次传送或接收之数据全部舍弃. (表示它是无效的)
Specifications subject to change without notice contact your sales representatives for the most recent information.
ISSFD-M04 Ver 0.4 SM39R16A6 06/11/2013
- 80 -