欢迎访问ic37.com |
会员登录 免费注册
发布采购

S9408P 参数 Datasheet PDF下载

S9408P图片预览
型号: S9408P
PDF下载: 下载PDF文件 查看货源
内容描述: 串行输入,四路8位非易失DACPOT [Serial Input, Quad 8-Bit Nonvolatile DACPOT]
分类和应用:
文件页数/大小: 10 页 / 54 K
品牌: SUMMIT [ SUMMIT MICROELECTRONICS, INC. ]
 浏览型号S9408P的Datasheet PDF文件第1页浏览型号S9408P的Datasheet PDF文件第3页浏览型号S9408P的Datasheet PDF文件第4页浏览型号S9408P的Datasheet PDF文件第5页浏览型号S9408P的Datasheet PDF文件第6页浏览型号S9408P的Datasheet PDF文件第7页浏览型号S9408P的Datasheet PDF文件第8页浏览型号S9408P的Datasheet PDF文件第9页  
S9408
引脚和信号定义
名字
功能
Vreference高:
V
REFL
& LT ; V
REFH
- V
DD
电源电压
20引脚PDIP
或20引脚SOIC
1, 2
V
REFH
20, 19
3
V
DD
VREFH1
VREFH0
VDD
RDY / BSY #
CLK
CS #
DI
DO
00/REG#
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
VREFH2
VREFH3
VOUT0
VOUT1
VOUT2
VOUT3
VREFL3
VREFL2
VREFL1
VREFL0
2015年牛逼PCON 2.0
4
RDY / BSY #就绪/忙:开漏输出
说明非易失性状态
写操作
CLK
CS #
时钟输入引脚:用于串行
数据通信
芯片选择:当高会取消
该设备并将其放置在一个低
电源模式
数据输入:串行数据输入管脚
数据输出:串行数据输出引脚
上电调用输入选项
电源地
Vreference低:
V
REFH
& GT ; V
REFL
= GND
DAC输出:缓冲d到a
转换器的输出
5
6
7
8
9
10
11, 12
13, 14
15, 16
17, 18
DI
DO
00/REG#
GND
V
REFL
V
OUT
在S9408的模拟输出可以被编程为
256单独的电压的步骤的任何一个。每一步的价值
是1/256
th
V之间的电压差的
REFH
V
REFL
的相应的DAC 。一旦这些编程
设置可以在所有被保存在非易失性存储器中
动力条件,并将在自动召回
一个上电序列。每个DAC可独立
读而不在读影响输出电压
周期。此外,每个输出可调节的unlim-
次资讯科技教育数,而不改变存储在所述值
非易失性存储器。
设备操作
模拟部分
在S9804是一个8位,电压输出数字 - 模拟
转换器( DAC ) 。该DAC包括电阻器网络
转换的8位数字输入转换为等效的模拟
于所施加的基准输出电压成比例
电压。
参考输入
在V之间的电压差
REFL
和V
REFH
输入设置满量程输出电压各自
DAC 。 V
REFL
必须等于或大于接地
(正电压) 。 V
REFH
必须大于(更多正)
比V
REFL
且小于或等于V
DD
.
输出缓冲放大器
电压输出精度的单位增益跟随了
杀高达1V / μs的。该输出可以从V摆动
REFL
to
V
REFH
。用一个0V至5V的输出转换放大器
通常输出稳定到1LSB在为40μs 。
数字接口
在S9408采用了常见的4线串行接口。它
由一个时钟( CLK ) ,片选( CS # ) ,数据在
(DI)和数据输出( DO) 。数据移入器件
在时钟的上升沿和从器件在时钟的
下降沿。数据移入和移出MSB在前。只做
之后该装置已被选择状态变为活动状态
一个有效的读命令和地址后,已重新
可察觉。
所有的数据传输开始后CS #变低和
逻辑“1”发送到器件。该第一数据传输
是起始位,必须先于所有操作。以下
起始位是两个命令位用于指定
四要执行的命令。接下来的两位是
用于选择四个DAC中的一个地址位。该
接下来的8个时钟周期的行动将取决于
在发出的命令。
2015 2.2 8/2/00
2
峰会微电子有限公司