欢迎访问ic37.com |
会员登录 免费注册
发布采购

STM32F103C8T7TR 参数 Datasheet PDF下载

STM32F103C8T7TR图片预览
型号: STM32F103C8T7TR
PDF下载: 下载PDF文件 查看货源
内容描述: 中密度高性能线的基于ARM的32位MCU,具有64或128 KB的闪存, USB , CAN ,7个定时器, 2的ADC ,9个通信接口 [Medium-density performance line ARM-based 32-bit MCU with 64 or 128 KB Flash, USB, CAN, 7 timers, 2 ADCs, 9 communication interfaces]
分类和应用: 闪存通信
文件页数/大小: 96 页 / 1430 K
品牌: STMICROELECTRONICS [ STMICROELECTRONICS ]
 浏览型号STM32F103C8T7TR的Datasheet PDF文件第8页浏览型号STM32F103C8T7TR的Datasheet PDF文件第9页浏览型号STM32F103C8T7TR的Datasheet PDF文件第10页浏览型号STM32F103C8T7TR的Datasheet PDF文件第11页浏览型号STM32F103C8T7TR的Datasheet PDF文件第13页浏览型号STM32F103C8T7TR的Datasheet PDF文件第14页浏览型号STM32F103C8T7TR的Datasheet PDF文件第15页浏览型号STM32F103C8T7TR的Datasheet PDF文件第16页  
描述
图2中。
时钟树
8兆赫
HSI RC
恒指
STM32F103x8 , STM32F103xB
/2
USB
预分频器
/1, 1.5
48兆赫
USBCLK
以USB接口
HCLK
以AHB总线,核心,
内存和DMA
以皮质系统定时器
FCLK皮质
自由运行的时钟
PCLK1
以APB1
外设
外设时钟
使能( 13位)
72 MHz的最大
时钟
使(3比特)
PLLSRC
PLLMUL
..., x16
x2, x3, x4
PLL
恒指
PLLCLK
HSE
SW
系统时钟
/8
72兆赫
/1, 2..512
最大
AHB
预分频器
APB1
预分频器
/1, 2, 4, 8, 16
36 MHz的最大
CSS
到TIM2 , 3
TIM2,3 , 4
和4
如果( APB1分频器= 1) ×1
TIMxCLK
其他
x2
外设时钟
使(3比特)
PLLXTPRE
OSC_OUT
OSC_IN
4-16兆赫
HSE OSC
/2
APB2
预分频器
/1, 2, 4, 8, 16
72 MHz的最大
外设时钟
使能( 11位)
PCLK2
到APB2
外设
TIM1定时器
到TIM1
如果( APB2分频器= 1) ×1
TIM1CLK
其他
x2
外设时钟
LSE
以RTC
/128
OSC32_IN
OSC32_OUT
LSE OSC
32.768千赫
ADC
预分频器
/2, 4, 6, 8
启用(1比特)
到了ADC
RTCCLK
RTCSEL [1 :0]的
ADCCLK
LSI RC
40千赫
LSI
以独立看门狗( IWDG )
IWDGCLK
图例:
时钟输出
/2
PLLCLK
恒指
HSE
系统时钟
MCO
HSE =高速外部时钟信号
恒指=高速内部时钟信号
LSI =低速内部时钟信号
LSE =低速外部时钟信号
MCO
ai14903
1.当HSI被用作PLL的时钟输入,可实现的最大系统时钟频率是
64兆赫。
2.对于USB功能可用, HSE和PLL必须使能,以USBCLK运行在48处
兆赫。
3.有1微秒的ADC转换时间, APB2必须在14兆赫, 28兆赫和56兆赫。
12/96
文档ID 13587牧师12