SN8P2808
8-bit micro-controller build-in 4*32 LCD and 12-bit ADC.
2.1.2 编译选项表(CODE OPTION)
编译选项
配置项目
功能说明
外部高速时钟振荡器采用廉价的RC 振荡电路,XOUT(P0.2)作为普通的
I/O 引脚。
RC
High_Clk
32K X’tal
12M X’tal
4M X’tal
Always_On
Enable
外部高速时钟振荡器采用低频、低功耗的晶体/陶瓷振荡器(如32.768KHz)。
外部高速时钟振荡器采用高频晶体/陶瓷振荡器(如12MHz)。
外部高速时钟振荡器采用标准晶体/陶瓷振荡器(如4MHz)。
始终开启看门狗定时器,即使在睡眠模式和绿色模式下也处于开启状态。
开启看门狗定时器,但在睡眠模式和绿色模式下关闭。
关闭看门狗定时器。
Watch_Dog
Fcpu
Disable
Fhosc/1
Fhosc/2
Fhosc/4
Fhosc/8
Reset
指令周期 = 1 个时钟周期,在Fosc/1 的选项时必须关闭杂讯滤波功能。
指令周期 = 2 个时钟周期,在Fosc/2 的选项时必须关闭杂讯滤波功能。
指令周期 = 4 个时钟周期。
指令周期 = 8 个时钟周期。
使能外部复位引脚。
Reset_Pin
Security
P03
P0.3 为单向输入引脚,无上拉电阻。
Enable
ROM 代码加密。
Disable
Enable
ROM 代码不加密。
开启杂讯滤波功能,Fcpu = Fosc/4~Fosc/8。
禁止杂讯滤波功能,Fcpu = Fosc/1~Fosc/8。
VDD 低于2.0V 时,LVD 复位系统。
Noise_Filter
Disable
LVD_L
VDD 低于2.0V 时,LVD 复位系统;
PFLAG 寄存器的LVD24 位作为2.4V 低电压监测器。
VDD 低于2.4V 时,LVD 复位系统;
LVD_M
LVD_H
LVD
PFLAG 寄存器的LVD36 位作为3.6V 低电压监测器。
注:
1.
2.
3.
在干扰严重的情况下,建议开启杂讯滤波功能,并将Watch_Dog 设置为“Always_On”;
使能“Noise_Filter”,Fcpu 被限制为Fosc/4 和Fosc/8;
编译选项Fcpu 仅针对高速时钟,在低速模式下Fcpu = Flosc/1。
SONiX TECHNOLOGY CO., LTD
Page 19
Version 1.1