欢迎访问ic37.com |
会员登录 免费注册
发布采购

LAN9217-MT-E2 参数 Datasheet PDF下载

LAN9217-MT-E2图片预览
型号: LAN9217-MT-E2
PDF下载: 下载PDF文件 查看货源
内容描述: 16位高性能单芯片10/100以太网控制器与HP Auto-MDIX的 [16-bit High-Performance Single-Chip 10/100 Ethernet Controller with HP Auto-MDIX]
分类和应用: 控制器以太网局域网(LAN)标准
文件页数/大小: 134 页 / 1591 K
品牌: SMSC [ SMSC CORPORATION ]
 浏览型号LAN9217-MT-E2的Datasheet PDF文件第124页浏览型号LAN9217-MT-E2的Datasheet PDF文件第125页浏览型号LAN9217-MT-E2的Datasheet PDF文件第126页浏览型号LAN9217-MT-E2的Datasheet PDF文件第127页浏览型号LAN9217-MT-E2的Datasheet PDF文件第129页浏览型号LAN9217-MT-E2的Datasheet PDF文件第130页浏览型号LAN9217-MT-E2的Datasheet PDF文件第131页浏览型号LAN9217-MT-E2的Datasheet PDF文件第132页  
16-bit High-Performance Single-Chip 10/100 Ethernet Controller with HP Auto-MDIX  
Datasheet  
6.9  
EEPROM Timing  
The following specifies the EEPROM timing requirements for the LAN9217  
Figure 6.7 EEPROM Timing  
Table 6.10 EEPROM Timing Values  
SYMBOL  
DESCRIPTION  
EECLK Cycle time  
MIN  
TYP  
MAX  
UNITS  
tCKCYC  
tCKH  
1110  
550  
550  
1070  
30  
1130  
570  
570  
ns  
ns  
ns  
ns  
ns  
ns  
EECLK High time  
tCKL  
EECLK Low time  
tCSHCKH  
tCKLCSL  
tDVCKH  
EECS high before rising edge of EECLK  
EECLK falling edge to EECS low  
EEDIO valid before rising edge of EECLK  
(OUTPUT)  
550  
tCKHDIS  
EEDIO disable after rising edge EECLK  
(OUTPUT)  
550  
ns  
tDSCKH  
tDHCKH  
EEDIO setup to rising edge of EECLK (INPUT)  
90  
0
ns  
ns  
EEDIO hold after rising edge of EECLK  
(INPUT)  
tCKLDIS  
tCSHDV  
tDHCSL  
tCSL  
EECLK low to data disable (OUTPUT)  
EEDIO valid after EECS high (VERIFY)  
EEDIO hold after EECS low (VERIFY)  
EECS low  
580  
ns  
ns  
ns  
ns  
600  
0
1070  
Revision 1.5 (07-18-06)  
128  
SMSC LAN9217  
DATASHEET