M62320P/FP
功能模块
I
2
C总线接口
在我
2
C总线接口识别启动/停止的条件下,从机地址和读/写模式选择通过接受
SDA,SCL , CS0, CS1和CS2的信号,然后将锁存脉冲,专用于每个数据锁存器中生成。
数据锁存器
此集成电路有3种类型的数据的锁存器:将I / O设置数据锁存器中,输入数据锁存,并输出数据锁存器,每个锁存器
由I控制
2
C总线接口。
•
I / O设置数据锁存器
这些锁存器设置输入 - 或每个并行数据终端( D0 〜D7)的输出状态。它们被设置在后的下一个字节
接收来自主写模式从机地址字节。在此情况下,锁存器被设置为高时,数据是
从我调
2
C总线接口为并行数据终端。在相反的传输:从并行
数据终端到我
2
C总线,它被设置为低。
•
输出数据锁存器
在写入模式下,从I数据
2
I2C总线上的并行数据终端被锁定。当主机发送
在写入模式下的设定后的输出数据,输出数据被取入锁存器。
•
输入数据锁存器
在读出模式下,并行数据终端的数据被锁存在输入数据锁存器。输入数据被取入
插销从SCL时钟的每8个下降沿并行数据终端。锁存的数据被输出到
通过筛电阻的主人。由I / O设置锁存器分配的输出端,所述输入数据锁存
取输出端子的状态。
并行输入/输出端口
的情况下的I / O设置锁存器被设置为低(输入模式)中,各并联终端变为高阻抗,并且能够
接受输入。在另一种情况下的I / O设置锁存器被设置为高(输出模式)中,各并联终端输出一个数据
根据输出数据锁存器的状态。
上电复位
当电源接通时,每个锁存器复位,然后将该并行数据I / O端子成为高阻抗(输入模式) 。
REJ03D0863-0300 Rev.3.00 2008年3月25日
第10个5