APPENDIX
Appendix 6. Machine instructions
Addressing Modes
Processor Status register
ABS ABS, X ABS, Y ABL ABL, X (ABS) L(ABS) (ABS, X) STK
REL DIR, b, R ABS, b, R SR (SR), Y BLK
op op op op # op op
MAA 10
op
9
8
7
6
5
4
3
2
I
1 0
op
n
#
op
n
#
op
n
#
op
n
#
op
n
#
op
n
#
op
n
# op
n
#
op
n
#
n
#
n
#
n
#
n
n
#
n
#
n #
IPL N V m x
D
Z C
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
N V
N V
N V
N V
•
•
•
•
•
•
•
•
•
• •
Z
Z
Z
Z
•
C
C
C
C
0
•
• •
• •
• •
• •
• 0
• •
•
•
•
•
•
•
•
•
•
•
•
0
•
•
Specified flag
becomes “0.”
•
•
•
•
•
•
•
0
0
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
• •
• •
• •
• •
• •
• •
1
1
•
•
•
D7
C7
5
3
3
•
5
•
•
•
0
0
1
1
•
•
7906 Group User’s Manual Rev.2.0
20-65