欢迎访问ic37.com |
会员登录 免费注册
发布采购

HYB18T2G402CF 参数 Datasheet PDF下载

HYB18T2G402CF图片预览
型号: HYB18T2G402CF
PDF下载: 下载PDF文件 查看货源
内容描述: 240针双芯片寄存器的DDR2 SDRAM模块 [240-Pin Dual Die Registered DDR2 SDRAM Modules]
分类和应用: 动态存储器双倍数据速率
文件页数/大小: 43 页 / 2732 K
品牌: QIMONDA [ QIMONDA AG ]
 浏览型号HYB18T2G402CF的Datasheet PDF文件第5页浏览型号HYB18T2G402CF的Datasheet PDF文件第6页浏览型号HYB18T2G402CF的Datasheet PDF文件第7页浏览型号HYB18T2G402CF的Datasheet PDF文件第8页浏览型号HYB18T2G402CF的Datasheet PDF文件第10页浏览型号HYB18T2G402CF的Datasheet PDF文件第11页浏览型号HYB18T2G402CF的Datasheet PDF文件第12页浏览型号HYB18T2G402CF的Datasheet PDF文件第13页  
Internet Data Sheet  
HYS72T1G242EP–[25F/2.5/3/3S/3.7]–C  
Registerd DDR2 SDRAM Module  
Pin No.  
Name  
Pin  
Buffer  
Function  
Type Type  
161  
CB4  
CB5  
CB6  
CB7  
I/O  
I/O  
I/O  
I/O  
SSTL  
SSTL  
SSTL  
SSTL  
Check Bits 7:0  
Check Bit Input / Output pins  
162  
Note: NC on Non-ECC module  
167  
168  
Data Strobe Bus  
7
DQS0  
DQS0  
DQS1  
DQS1  
DQS2  
DQS2  
DQS3  
DQS3  
DQS4  
DQS4  
DQS5  
DQS5  
DQS6  
DQS6  
DQS7  
DQS7  
DQS8  
DQS8  
DQS9  
DQS9  
DQS10  
DQS10  
DQS11  
DQS11  
DQS12  
DQS12  
DQS13  
DQS13  
DQS14  
DQS14  
DQS15  
DQS15  
DQS16  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
I/O  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
SSTL  
Data Strobes 17:0  
The data strobes, associated with one data byte, sourced with data  
transfers. In Write mode, the data strobe is sourced by the controller  
and is centered in the data window. In Read mode the data strobe is  
sourced by the DDR2 SDRAM and is sent at the leading edge of the  
data window. DQS signals are complements, and timing is relative to  
the crosspoint of respective DQS and DQS. If the module is to be  
operated in single ended strobe mode, all DQS signals must be tied on  
the system board to VSS through a 20 to 10 kresistor and DDR2  
SDRAM mode registers programmed appropriately.  
6
16  
15  
28  
27  
37  
36  
Note: See block diagram for corresponding DQ signals  
84  
83  
93  
92  
105  
104  
114  
113  
46  
45  
125  
126  
134  
135  
146  
147  
155  
156  
202  
203  
211  
212  
223  
224  
232  
Rev. 1.0, 2007-07  
9
07242007-LR08-OZC0