2006年11月
修订版0.2
2.5V单倍数据速率1 : 5时钟缓冲器TERABUFFER
ASM2P5T905A
特点
•
•
•
•
•
•
•
•
•
•
•
•
保证低偏移<为25ps (最大)
非常低的占空比失真
高速传输延迟<为2.5ns 。 (最大)
高达250MHz运行
非常低的CMOS功率水平
1.5V V
DDQ
为HSTL接口
热插入和过电压容限输入
3电平输入的可选接口
可选HSTL , eHSTL , 1.8V / 2.5V LVTTL或
LVEPECL输入接口
可选的差分或单端输入和
5单端输出
2.5V电源电压
可在TSSOP封装
5个单端输出缓冲建立在先进的金属
CMOS技术。从特别提款权时钟扇出缓冲器
单一或差分输入至五个单端输出
降低装载于上述驱动器,并提供了
一种有效的时钟分配网络。该ASM2P5T905A
可以从差分HSTL充当翻译, eHSTL ,
1.8V / 2.5V LVTTL , LVEPECL或单端1.8V / 2.5V
LVTTL输入HSTL , eHSTL , 1.8V / 2.5V LVTTL输出。
可选的接口是由3电平输入信号控制
这可以是硬线连接到适当的HIGH-MID -LOW电平。
多个电源和地降低噪音。
应用范围:
ASM2P5T905A的目标是实现时钟和信号
分布。
功能说明
该ASM2P5T905A 2.5V单数据速率(SDR )时钟
缓冲器是一个用户可选择的单端或差分输入
框图
TXS
GL
G
产量
控制
Q1
RXS
A
A / V
REF
产量
控制
Q2
产量
控制
Q3
产量
控制
Q4
产量
控制
Q5
PulseCore半导体公司
1715 S.巴斯科姆大道套房200 ,坎贝尔,CA 95008
•
联系电话: 408-879-9077
•
传真: 408-879-9018
www.pulsecoresemi.com
注意:本文档中的信息如有更改,恕不另行通知。