欢迎访问ic37.com |
会员登录 免费注册
发布采购

ASM2I99456G-32-LT 参数 Datasheet PDF下载

ASM2I99456G-32-LT图片预览
型号: ASM2I99456G-32-LT
PDF下载: 下载PDF文件 查看货源
内容描述: 3.3V / 2.5V LVCMOS时钟扇出缓冲器 [3.3V/2.5V LVCMOS Clock Fanout Buffer]
分类和应用: 时钟
文件页数/大小: 14 页 / 553 K
品牌: PULSECORE [ PulseCore Semiconductor ]
 浏览型号ASM2I99456G-32-LT的Datasheet PDF文件第3页浏览型号ASM2I99456G-32-LT的Datasheet PDF文件第4页浏览型号ASM2I99456G-32-LT的Datasheet PDF文件第5页浏览型号ASM2I99456G-32-LT的Datasheet PDF文件第6页浏览型号ASM2I99456G-32-LT的Datasheet PDF文件第8页浏览型号ASM2I99456G-32-LT的Datasheet PDF文件第9页浏览型号ASM2I99456G-32-LT的Datasheet PDF文件第10页浏览型号ASM2I99456G-32-LT的Datasheet PDF文件第11页  
2006年11月
修订版0.3
应用信息
行车线路
该ASM2I99456时钟驱动器是专为驱动高
在端接的传输线速度信号
环境。以提供最佳的灵活性,以在
用户的输出驱动器被设计成显示所述
低阻抗的可能。同的输出阻抗
小于20Ω,驱动器可驱动并联或
串联端接的传输线。在大多数高
性能时钟网络的点至点的分布
信号是选择的方法。在点 - 点
无论是计划终止串联或并联终止
传输线可以被使用。并行技术
在该行的末端用一个终止信号
50Ω电阻到V
CC
÷2.
这种技术绘制直流电流的一个相当高的水平,并
因此,只有一个单一的终止线可以由每个驱动
输出的ASM2I99456时钟驱动器。对于系列
终止情况下却没有直流电流消耗,
这样的输出可以驱动多个系列终止
线。图1. “单与双线路”
说明输出驱动单串终止线
与两个系列终止平行线。当拍摄
的ASM2I99456时钟驱动器,以极端的扇出
由于其功能是有效地增加了一倍驱动多个
线。
ASM2I99456
输出缓冲器
14Ω
R
S
=36Ω
Z
0
=50Ω
ASM2I99456
阻抗失配见过寻找到驱动程序。该
在36Ω串联电阻加上并联组合
输出阻抗不并联匹配
结合线阻抗。电压波
推出下来的两条线将等于:
V
L
= V
S
( Z
0
÷ (R
S
+R
0
+Z
0
))
Z
0
= 50Ω || 50Ω
R
S
= 36Ω || 36Ω
R
0
= 14Ω
V
L
= 3.0 ( 25 ÷ (18+14+25)
= 1.31V
在负载端的电压将增加一倍,由于邻近
团结反射系数,为2.5V 。然后,它会增加
对静态3.0V的步骤由一个分离
往返延迟(在本例4.0nS ) 。
3.0
2.5
电压(V)的
2.0
In
1.5
1.0
0.5
0
2
4
6
8
10
12
14
时间(纳秒)
OUTA
t
D
= 3.8956
OUTB
t
D
= 3.9386
ASM2I99456
输出缓冲器
14Ω
R
S
=36Ω
Z
0
=50Ω
图2.单与双波形
Z
0
=50Ω
R
S
=36Ω
图1.单与双线路
波形图如图2所示的“单与双行
端接波形“显示的模拟结果
一个输出驱动一行与两行。在这两种
例ASM2I99456输出驱动能力
缓冲器是绰绰有余的驱动50Ω传输
线对这一事件的边缘。注意从延迟
在模拟的测量只43pS增量
两个不同的输出负载之间存在。这
表明双重线驱动不需要使用
完全保持了严格的输出至输出扭曲
该ASM2I99456 。图2中的输出波形。
“单与双线路端接波形”节目
在波形的步骤,该步骤是由所述
由于此步骤是很好的阈值区域的上方它会
不会造成任何虚假时钟触发,但是设计师
可能是不舒服的不必要的反射
线。驾驶时更好地匹配阻抗
多行“的情况,如图3双优化
线路终端“应该被使用。在这种情况下,该系列
终端电阻减小,使得当
并联组合被添加到输出缓冲器
阻抗线的阻抗是完全匹配。
ASM2I99456
输出缓冲器
14Ω
R
S
=22Ω
R
S
=22Ω
Z
0
=50Ω
Z
0
=50Ω
14Ω + 22Ω
||
22Ω = 50Ω
||
50Ω
25Ω = 25Ω
3.3V / 2.5V LVCMOS时钟扇出缓冲器
注意:本文档中的信息如有更改,恕不另行通知。
7 14