欢迎访问ic37.com |
会员登录 免费注册
发布采购

PE43704DS 参数 Datasheet PDF下载

PE43704DS图片预览
型号: PE43704DS
PDF下载: 下载PDF文件 查看货源
内容描述: UltraCMOS® RF数字步进衰减器, 7位, 31.75分贝与可选VssEXT旁路模式为9 kHz - 8 GHz的 [UltraCMOS® RF Digital Step Attenuator, 7-bit, 31.75 dB with Optional VssEXT Bypass Mode 9 kHz - 8 GHz]
分类和应用: 衰减器
文件页数/大小: 20 页 / 731 K
品牌: PSEMI [ Peregrine Semiconductor ]
 浏览型号PE43704DS的Datasheet PDF文件第5页浏览型号PE43704DS的Datasheet PDF文件第6页浏览型号PE43704DS的Datasheet PDF文件第7页浏览型号PE43704DS的Datasheet PDF文件第8页浏览型号PE43704DS的Datasheet PDF文件第10页浏览型号PE43704DS的Datasheet PDF文件第11页浏览型号PE43704DS的Datasheet PDF文件第12页浏览型号PE43704DS的Datasheet PDF文件第13页  
PE43704
产品speci fi cation
编程选项
并行/串行选择
并行或串行寻址的接口可以是
用于控制PE43704 。该
P / S
位提供了这种
选择与
P / S
= LOW选择水货
接口和
P / S
= HIGH选择serial-
可寻址接口。
而LE举行的移位寄存器必须加载
低,以防止衰减器值从变化的
作为数据输入。然后, LE输入应该是
切换为高,拉低再次,锁存
新数据插入的DSA 。衰减Word和
地址字真值表中列出
表9和
表10 。
串口的编程实例
寄存器示于
表11 。
串行时序
图中示出
图5中。
并行接口模式
并行接口由七个CMOS-
即选择所需的兼容控制线
衰减状态下,如图中
表8 。
并行接口时序要求的定义
by
图6
(并行接口时序图)
表13
(并行和直接交流的接口
特性)和开关时间(表
1-3).
锁存并行
编程锁存使能( LE )
应保持低电平,同时改变衰减状态
控制值,则脉冲LE高电平变为低电平(每
图6)
锁存新的衰减状态到设备中。
直接
并行编程的锁存使能( LE )
行应拉高。改变衰减状态
控制值将改变设备状态新
衰减。直接模式是理想的手动控制
所述装置(使用硬线,开关或跳线) 。
电控制设置
该PE43704总是初始化为最大
衰减设置( 31.75分贝)在上电时为
串行寻址和锁存并行模式
操作,并会继续留在这个设置直到
用户锁定在未来的编程字。在直接
-parallel模式下, DSA可预置到任何国家
在31.75分贝范围内通过预先设定的并行
控制引脚之前开机。在此模式中,有
当时的DSA之间有一个400 μs的延时
通电的为所需的状态被设定的时间。
在这个电延时,衰减器
到最大衰减设置( 31.75分贝)
之前默认为用户定义的状态。如果
过程控制引脚悬空在该模式
电时,该设备将默认为最小
衰减设置(插入损耗状态) 。
串行和并行的动态操作
编程模式是可能的。
如果将DSA电后处于串行模式(P / S =高) ,
所有的并行控制输入端DI [ 6:0]必须被设置为
逻辑低。之前切换到并行模式中,
DSA
必须
进行串行编程,以确保D [7 ]是
设置为逻辑低电平。
如果DSA权力在任何锁定或直接
并行模式下,所有平行引脚DI [ 6:0]必须被设置为
切换到串行寻址前低逻辑
模式(P / S =高) ,和
举行
为低电平,直到有DSA
被编程串联,以确保位D [7 ]设置
为逻辑低电平。
测序只需要一次上电。
一旦完成,将DSA可之间进行切换
串行和并行编程模式的意愿。
串行接口
串行寻址的接口是一个16位的串入,
并行输出移位寄存器由一个透明缓冲
锁存器。 16位做出了包括8两句话
每个位。第一个字是字的衰减,这
控制所述的DSA的状态。第二个字是
地址字,这是相对于静止(或
时,A0 ,A1和A2的数字编程)逻辑状态
输入。如果地址匹配,将DSA变化
状态;否则其当前状态将保持不变。
图5
示出了示例时序图
编程的状态。它要求在所有平行
当将DSA用于控制输入接地
串行寻址模式。
串行接口使用三个控制CMOS-
兼容信号:串行输入(SI) ,时钟(CLK) ,及
锁存使能( LE ) 。在SI和CLK输入允许数据
被串行输入到移位寄存器。串行数据
主频在LSB首先,与开始衰减
字。
文件编号DOC- 16514-6 |
www.psemi.com
© 2012-2013 Peregrine半导体公司保留所有权利。
第9页20