欢迎访问ic37.com |
会员登录 免费注册
发布采购

PO74HSTL85352A 参数 Datasheet PDF下载

PO74HSTL85352A图片预览
型号: PO74HSTL85352A
PDF下载: 下载PDF文件 查看货源
内容描述: 该PO74HSTL85352A是一个低偏移,有针对性地满足高性能时钟和数据分发应用的要求1至2差分扇出缓冲器。 [The PO74HSTL85352A is a low-skew, 1-to-2 differential fanout buffer targeted to meet the requirements of high-performance clock and data distribution applications.]
分类和应用: 时钟
文件页数/大小: 7 页 / 1394 K
品牌: POTATO [ POTATO SEMICONDUCTOR CORPORATION ]
 浏览型号PO74HSTL85352A的Datasheet PDF文件第1页浏览型号PO74HSTL85352A的Datasheet PDF文件第3页浏览型号PO74HSTL85352A的Datasheet PDF文件第4页浏览型号PO74HSTL85352A的Datasheet PDF文件第5页浏览型号PO74HSTL85352A的Datasheet PDF文件第6页浏览型号PO74HSTL85352A的Datasheet PDF文件第7页  
PO74HSTL85352A
www.potatosemi.com
LVCMOS输入到HSTL输出1 : 2扇出缓冲器
300MHz的TTL / CMOS马铃薯片
引脚德网络nitions
7, 8,14
11
3
2
4
6
1, 5
12, 9
13, 10
VCC
NC
CLK_SEL
CLK_EN
CLK0
CLK1
VEE
Q[0:1]#
Q[0:1]
我, PD
我, PU
我, PD
我, PD
GND
O
O
LVCMOS
LVCMOS
LVCMOS , LVTTL
LVCMOS , LVTTL
名字
I / O
VCC
TYPE
动力
无连接
描述
供电方面,积极的方面
带下拉电阻的输入时钟选择
时钟启用
LVCMOS , LVTTL
时钟输入
LVCMOS , LVTTL
时钟输入
动力
HSTL
HSTL
电源地
互补输出
TURE输出
控制输入功能表
CLK_EN
0
0
1
CLK_SEL
0
0
1
输入
选定的源
Ç LK 0
Ç LK 0
Ç LK 1
Q0, Q1
残疾人;低
残疾人;低
启用
启用
输出
nQ0 , NQ1
残疾人; HIGH
残疾人; HIGH
启用
启用
1
1
Ç LK 1
功能表
CLK0或CLK1
0
1
输入
Q0, Q1
输出
nQ0 , NQ1
引脚特性
R
上拉
C
IN
符号
输入电容
参数
测试条件
最低
典型
88
88
4
最大
单位
K
K
pF
输入上拉电阻
R
下拉
输入下拉电阻
马铃薯半导体公司
2
01/01/10