RM7935/RM7965
64位微处理器,集成二级高速缓存和EJTAG
发布
产品简介
产品亮点
•
新型高性能MIPS64兼容的指令集
•
高性能系统接口:
•
•
•
•
•
32位复用的地址/数据(的SysAD )总线与RM7935 。
64位的SysAD与RM7965 。
多个未完成的读与乱序的回报。
1600字节/ s的峰值吞吐量。
200 MHz的使用上的SysAD HSTL信号最高频率
总线。
的SysAD总线支持1.5 V, 2.5 V , 3.3 V的I / O逻辑。
处理器时钟乘法器2,3, 3.5 ,4, 4.5 ,5, 5.5 ,6, 6.5 ,7, 7.5 ,如图8所示,
8.5, 9, 10, 11, 12, 13, 14, 15, 16, 17.
架构,具有集成二级高速缓存和EJTAG :
•
•
•
•
•
•
668 , 750 , 835和900 MHz的工作频率。
1890年的Dhrystone MIPS 2.1 @ 900兆赫。
双发射超标量7级流水线。
16K字节, 4路组相联L1指令高速缓存。
16K字节, 4路组相联L1数据高速缓存。
256字节, 4路集联的二级缓存与业界最佳的5-
循环访问延迟。
快速数据包缓存分组数据的处理助攻。
8K条目分支预测表。
完全关联的64项TLB与双页。
高性能浮点单元( IEEE 754 ) 。
定点DSP指令,如乘法/加法,
乘/减和3操作数乘。
•
•
•
•
•
•
•
•
集成的片上EJTAG能力。
•
64项动态跟踪缓冲器,用于实时跟踪和使用
调试。
•
两个32位虚拟寻址观察寄存器。
•
集成性能计数器:
•
•
2个独立的32位计数器。
数超过30处理器的活动,包括怀念预测
树枝。
使全表征及应用分析
软件。
•
框图
片上调试
64位整数单元
双发射超标量
整数乘法器
分支跟踪缓冲区
64位浮点单元
双人/单IEEE- 754
指令调度
8K条目分支历史TBL
指令缓存
16 KB ,4路
行可锁定
内存管理
64项,双页
数据缓存
16 KB ,4路
行可锁定
接口单元
系统控制
二级缓存
256 KB ,4路
行可锁定
E9000芯
的SysAD
系统接口
打断
接口
EJTAG / JTAG
调节器
高速缓存测试
模式
PLL时钟&
PMC- 2030350 ,第4期
©版权所有PMC- Sierra公司2003-2006
版权所有。专有和机密与PMC - Sierra公司和客户的内部使用。