RM5231A/5261A
64位MIPS RISC微处理器的64分之32位系统总线
特点
•双发的64位超标量
架构
•
高性能的64位整数部
•
高通量完全流水线化64
位浮点单元( IEEE754 )
•高性能的SysAD接口
•
32位或64位复用系统
为最佳的地址/数据总线
价格/性能
•
可提供32位或64位
外部总线接口
•
支持分数时钟比率
•
IEEE 1149.1 JTAG边界扫描
•集成的主高速缓存
•
32KB指令 - 2路组
关联
•
32KB数据 - 2路组相联
•
事实上,索引,物理标记
•
回写式和直写式上
每个页面的基础
•
在第一个双字的管道重新启动
数据高速缓存未命中
• 64位MIPS指令集架构
•
浮点乘加
指令提高性能
信号处理和图形
应用
•
有条件的举措来减少分支
频率
•
索引寻址模式(寄存器+
注册)
•集成的内存管理
•
完全关联的联合TLB (共享
由I和D晶体管)
•
48双项映射96页
•
可变页面大小( 4KB到16MB )
•嵌入式应用程序增强
•
专用DSP整数乘法
累加指令
(MAD / MADU )和图3的操作数
乘法指令( MUL )
•
指令和数据缓存锁定
通过集
•
可选的专用异常向量
对于中断
设备
中央处理器
频率
(兆赫)
I / D
缓存
32K/32K
32K/32K
外
缓存
支持
No
No
外部总线
宽度
32-bit
64-bit
外部总线
频率
(兆赫)
100
125
VCCINT
(V)
1.65/1.8
1.65/1.8
VCCIO
(V)
2.5/3.3
2.5/3.3
包
128 QFP
208 QFP
RM5231A 250 ,300, 350
RM5261A 250 ,300, 350
框图
64位整数单元
双发
超标
整数乘法器/ ACCUM 。
系统控制
PC股
64位的FP单元
双人/单人
IEEE 754
INSTR 。调度
I-缓存32KB ,
2路,可锁定
MMU 96页,
( 4KB - 16 MB )
数据缓存32KB , 2-
这样,可锁定
总线接口单元
32位( 5231A )
64位( 5261A )
sysA的形式/ D总线
诠释CTLR
NMI , INT5 - INT0
PMC- 2010740 (R 1)
专有和机密与PMC - Sierra公司,并为客户的内部使用
©版权所有PMC- Sierra公司2000