欢迎访问ic37.com |
会员登录 免费注册
发布采购

PM8351 参数 Datasheet PDF下载

PM8351图片预览
型号: PM8351
PDF下载: 下载PDF文件 查看货源
内容描述: 8通道1.0-1.25 Gbps的收发器 [8-Channel 1.0-1.25 Gbps Transceiver]
分类和应用:
文件页数/大小: 2 页 / 99 K
品牌: PMC [ PMC-SIERRA, INC ]
 浏览型号PM8351的Datasheet PDF文件第2页  
PMC-Sierra公司,公司。
PM8351 OctalPHY ™
8通道1.0-1.25 Gbps的收发器
特点
•八个独立1.0-1.25 Gbit / s的
收发器
•超低功耗工作: 1.25瓦
典型
•集成串行器/解串器,时钟
合成,时钟恢复,以及8B / 10B
编码/解码逻辑
•物理编码子层( PCS )逻辑
千兆以太网
•可选的接收FIFO哪些
同步输入数据到本地
时钟域
•双数据速率( DDR )并行
时钟转接口减半
ASIC终端数量和简化
定时
•环回的全面控制, BIST ,
并通过802.3操作模式
兼容MDC / MDIO串行接口
•内置数据包生成器/校验
• “中继”功能去歪斜和
跨对准接收的并行数据
八个通道
• IEEE 1149.1 JTAG测试支持
• IEEE 802.3z支持千兆以太网和
ANSI X3T11光纤通道支持
•高速输出,其功能
可编程的输出电流,以
直接驱动双端接线路
• 2.5 V, 0.25
µ
CMOS技术
3.3V宽容的I / O
•直接连接到光模块,
哄,或串行背板
•小尺寸19×19毫米, 289引脚
PBGA
应用
高速串行背板
千兆以太网链路
光纤通道链接
系统内互联
ASIC到PMD链路
示例体系结构
下页显示的第一个数字
在OctalPHY在开关应用。
此实现使用八个通道
每个线卡1.25 Gbaud的,需要
只有32%的线卡和128引脚的信号
为开关卡,可提供高达
32 Gbps的总有效载荷能力为
交换结构。
该OctalPHY的5位DDR接口
保存的开关装置上的引脚。一
在集群运行的其他OctalPHY
模式创建了一个具有成本效益的10 Gbps
上行链路,可直接驱动铜
或各种光学传输。
在该图中的虚线描绘的
系统时钟域。请注意,即使
虽然从任何或所恢复的时钟
所有串行链路可以是异步的,以
本地时钟的OctalPHY桥梁
这些结构域,使得交换结构
和线路卡可以被设计在仅一个
单时钟域。
该OctalPHY创建了一个高度
集成的和具有成本效益的物理
千兆以太网层的解决方案或
光纤通道的外部接口。
概述
该OctalPHY
TM
是一个八进制物理
层收发器非常适合系统
需要大量的点至点的
千兆链路。它提供了8个人
在能够操作的串行通道
高达1.25 Gbps的,这可以被分组
在一起,以形成一个单一的12.5 Gbps的
双向链接。
该OctalPHY包括8B / 10B块
编码逻辑(符合802.3z支持
千兆以太网和光纤通道
要求),它产生的游程长度
有限的数据流串行传输
使命。
一个接收FIFO可选对齐所有
输入的并行数据提供给本地时钟
域,添加或删除IDLE
根据需要序列。这简化了
通过实施上游的ASIC
除去的要求来处理
多个时钟域。
当启用中继,在OctalPHY
可以去除电缆歪斜差异
等效到几米,呈现
在接收8字节的数据载体
接口正是因为他们是反
mitted 。
框图
( 1 8 )发送通道A
并行
DATA IN
FIFO
TX字节
时钟
8B/10B
编码器
10
串行器
串行
发送
数据
接收通道A( 1 8 )
并行
数据输出
10
FIFO
10B/8B
解码器
反序列化&
字节对齐
时钟
恢复
串行
接受
数据
接收字节
时钟
REFCLK
时钟合成器
PLL锁定
PMC- 2000672 (R 3)
常见的控制逻辑
MDC / MDIO
串行
管理
静态控件
©版权所有PMC-Sierra公司, 2001年公司
专有和机密与PMC - Sierra公司,并为客户的内部使用