欢迎访问ic37.com |
会员登录 免费注册
发布采购

SCC2698BC1A84 参数 Datasheet PDF下载

SCC2698BC1A84图片预览
型号: SCC2698BC1A84
PDF下载: 下载PDF文件 查看货源
内容描述: 增强的八进制通用异步接收器/发送器UART八路 [Enhanced octal universal asynchronous receiver/transmitter Octal UART]
分类和应用: 外围集成电路
文件页数/大小: 29 页 / 170 K
品牌: PHILIPS [ NXP SEMICONDUCTORS ]
 浏览型号SCC2698BC1A84的Datasheet PDF文件第2页浏览型号SCC2698BC1A84的Datasheet PDF文件第3页浏览型号SCC2698BC1A84的Datasheet PDF文件第4页浏览型号SCC2698BC1A84的Datasheet PDF文件第5页浏览型号SCC2698BC1A84的Datasheet PDF文件第7页浏览型号SCC2698BC1A84的Datasheet PDF文件第8页浏览型号SCC2698BC1A84的Datasheet PDF文件第9页浏览型号SCC2698BC1A84的Datasheet PDF文件第10页  
飞利浦半导体
产品speci fi cation
增强八进制通用异步
接收器/发送器( UART八路)
SCC2698B
引脚说明
(续)
助记符
MPI1a–MPI1h
14, 21,
38, 40,
60, 62,
78, 80
24, 26,
42, 44,
64, 66,
82, 84
TYPE
I
名称和功能
多功能输入1 :
该引脚(每个UART)是一个可编程的。其状态总是可以
通过阅读IPCR第1位确定或知识产权位1 。
C / TCLK -
该输入将作为计数器/定时器的外部时钟时的ACR [5]被设置为0 。
仅发生这种情况对于信道的,是c,e和g ,因为有一个计数器/定时器对每个DUART块。
该引脚提供了状态变化的检测。
多功能引脚1 :
该引脚(每个UART)被编程为输入或输出
根据OPCR的状态[7] 。 (0 =输入,1 =输出)。多功能引脚的状态可
总是通过读取知识产权来确定。当设定为输入,这将是发射器
时钟( TXCLK ) 。它会根据时钟选择寄存器是1倍或16倍(CSR [ 3.0 ] ) 。当
编程为一个输出,这将是状态寄存器TXRDY位。这些引脚有一个小的上拉
装置。
多功能引脚2 :
该引脚(每个UART)被编程为输入或输出
根据OPCR的状态[7] 。 (0 =输入,1 =输出)。多功能引脚的状态可
总是通过读取知识产权来确定。当设定为输入,这将是接收机时钟
( RXCLK ) 。它会根据时钟选择寄存器是1x或16倍(CSR [7: 4)。当编程为
的输出,这将是ISR状态寄存器RXRDY / FIFO满位。这些引脚有一个小的上拉
装置。
测试输入:
该引脚用作在工厂的输入用于测试目的而在测试模式。该引脚
可以被视为“ N / C ”由用户设定。它可以连接到高电平或悬空。
电源:
+ 5V电源输入。
相关的中断系统的中断屏蔽寄存器
( IMR)和中断状态寄存器(ISR)。该IMR可
编程为仅选择某些条件下,以上所述,以引起
INTRN被认定。在ISR可以由CPU进行读
确定当前的所有活动中断的条件。然而,该
在ISR的比特不被IMR屏蔽。发射准备就绪
状态和接收就绪或FIFO的满状态,可以设置在
MPP1a , MPP1b , MPP2a和MPP2b通过设置OPCR [7] 。这些
输出不受IMR屏蔽。
MPP1a–MPP1h
I / O
MPP2a–MPP2h
28, 30,
48, 50,
68, 70,
2, 4
I / O
测试输入
V
CC
GND
5, 45
20, 65
I
I
I
框图
如图所示的框图中,八路UART包括:数据
总线缓冲器,中断控制,操作控制,定时,和八
接收器和发送器通道。八个信道被划分
到四个不同的块,每个块相互独立的(见
图3)。图2表示DUART块。
A座
通道A,B
B座
渠道C,D
C座
渠道E,F
D座
渠道G,H
操作控制
操作控制逻辑接收来自操作命令
CPU和产生适当的信号,内部部分,以
控制设备操作。它包含地址译码和读取,并
写电路,以通过微处理器允许通信
数据总线缓冲器。由CPU执行的功能读出和
写入操作时,如表1所示。
模式寄存器1和2通过一个辅助指针访问。该
指针设置为MR1通过复位或发出复位指针
通过命令寄存器的命令。该模式的读或写操作
注册而指针在MR1切换后的指针MR2
在读取或写入。指针则停留在MR2使
后续访问是MR2 。要访问MR1 ,命令
指令寄存器0001必须执行。
SD00186
图3.通道架构
通道块
有四个块(图3) ,每个都包含两套
接收器/发送器。在下面的讨论中,描述
适用于A座,其中包含通道a和b。然而,该
同样的信息适用于所有通道块。
数据总线缓冲器
数据总线缓冲器提供的外部之间的接口
内部数据总线。它是由操作控制块来控制
允许读取和写入操作采取控制的地方
CPU和八进制UART 。
定时电路
定时块由一个晶体振荡器,一个波特率的
发生器,一个可编程的16位计数器/定时器对每个块,并
2个时钟选择。
中断控制
DUART每一个中断输出( INTRN )提供这
置上发生的以下任何内部事件:
- 发送保持寄存器就绪每个通道
- 接收保持寄存器就绪或FIFO满每个通道
-change在中断接收的状态为每个通道
-Counter达到终端计数
-change在MPI输入
水晶时钟
晶体振荡器的工作,直接从的3.6864MHz晶振
连接到X1 / CLK和X2的输入端以最小的
的外部元件。如果适当的外部时钟
频率是可用的,它可以被连接到X1 / CLK 。如果外部
2000年01月31
6