欢迎访问ic37.com |
会员登录 免费注册
发布采购

74LVC74ADB 参数 Datasheet PDF下载

74LVC74ADB图片预览
型号: 74LVC74ADB
PDF下载: 下载PDF文件 查看货源
内容描述: 双D- FL型IP- FL运算与置位和复位;正边沿触发 [Dual D-type flip-flop with set and reset; positive-edge trigger]
分类和应用: 触发器锁存器逻辑集成电路光电二极管
文件页数/大小: 10 页 / 102 K
品牌: PHILIPS [ NXP SEMICONDUCTORS ]
 浏览型号74LVC74ADB的Datasheet PDF文件第1页浏览型号74LVC74ADB的Datasheet PDF文件第3页浏览型号74LVC74ADB的Datasheet PDF文件第4页浏览型号74LVC74ADB的Datasheet PDF文件第5页浏览型号74LVC74ADB的Datasheet PDF文件第6页浏览型号74LVC74ADB的Datasheet PDF文件第7页浏览型号74LVC74ADB的Datasheet PDF文件第8页浏览型号74LVC74ADB的Datasheet PDF文件第9页  
飞利浦半导体
产品speci fi cation
双D- FL型IP- FL运算与置位和复位;
上升沿触发
特点
描述
74LVC74A
1.2 V至3.6 V的宽电源电压范围
按照JEDEC标准没有。 8-1A 。
输入接收电压高达5.5 V
CMOS低功耗
直接接口与TTL电平
输出驱动能力50
W
输电线路@ 85°C
该74LVC74A是一个高性能,低电压硅栅的CMOS
设备和优于最先进的CMOS兼容TTL
家庭。
该74LVC74A是双上升沿触发,D型触发器与
个体数据(D)输入端,时钟(CP)的输入,设定(S
D
)和(R
D
)
输入;里应外合Q和Q输出。
置位和复位是低电平有效的异步输入和操作
独立的时钟输入。在数据输入的信息
转移到Q输出上的低电平至高电平转换
时钟脉冲。的D输入必须先于稳定一个建立时间
低到高的时钟跳变,可预测的操作。
在所有的数据输入施密特触发器动作使电路高度
容忍较慢的时钟上升和下降时间。
快速参考数据
GND = 0 V ;吨
AMB
= 25°C ;吨
r
= t
f
2.5纳秒
符号
参数
传播延迟
NCP为NQ , NQ
nS
D
为NQ , NQ
nR
D
为NQ , NQ
最大时钟频率
输入电容
每个触发器功率耗散电容
注1和2
条件
典型
3.6
3.5
3.5
250
5.0
30
单位
t
PHL /
t
PLH
f
最大
C
I
C
PD
C
L
= 50 pF的;
V
CC
= 3.3 V
ns
兆赫
pF
pF
注意事项:
1. C
PD
被用于确定所述动态功耗(P
D
in
µW)
P
D
= C
PD
×
V
CC2
×
f
i
)
(C
L
×
V
CC2
×
f
o
) + (V
O2
/R
L
)
×
占空因数低,其中:
f
i
=以MHz输入频率; ç
L
=以pF输出负载能力;
f
o
=以MHz输出频率; V
CC
在V =电源电压;
(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC.
订购信息
套餐
14引脚塑料SO
14引脚塑封SSOP II型
14引脚塑料TSSOP I型
温度范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
北美以外的地区
74LVC74A ð
74LVC74A DB
74LVC74A PW
北美
74LVC74A ð
74LVC74A DB
74LVC74APW DH
DWG号
SOT108-1
SOT337-1
SOT402-1
引脚配置
1R
D
1D
1CP
1S
D
1Q
1Q
GND
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
CC
2R
D
2D
2CP
2S
D
2Q
2Q
逻辑符号( IEEE / IEC )
4
3
2
1
S
C1
1D
R
6
5
10
11
12
S
C2
2D
R
9
SV00491
13
8
SV00332
1998年6月17日
2
853-2070 19589