欢迎访问ic37.com |
会员登录 免费注册
发布采购

74HCT109D 参数 Datasheet PDF下载

74HCT109D图片预览
型号: 74HCT109D
PDF下载: 下载PDF文件 查看货源
内容描述: 双JK触发器具有​​置位和复位;正边沿触发 [Dual JK flip-flop with set and reset; positive-edge trigger]
分类和应用: 触发器锁存器逻辑集成电路光电二极管
文件页数/大小: 9 页 / 69 K
品牌: PHILIPS [ NXP SEMICONDUCTORS ]
 浏览型号74HCT109D的Datasheet PDF文件第1页浏览型号74HCT109D的Datasheet PDF文件第3页浏览型号74HCT109D的Datasheet PDF文件第4页浏览型号74HCT109D的Datasheet PDF文件第5页浏览型号74HCT109D的Datasheet PDF文件第6页浏览型号74HCT109D的Datasheet PDF文件第7页浏览型号74HCT109D的Datasheet PDF文件第8页浏览型号74HCT109D的Datasheet PDF文件第9页  
飞利浦半导体
产品speci fi cation
双JK FL IP- FL运算与置位和复位;
上升沿触发
特点
J,K输入端,便于D型触发器
双稳触发器或“什么都不做”模式
输出能力:标准
I
CC
类别:触发器
概述
该74HC / HCT109是高速硅栅CMOS器件
引脚与低功率肖特基TTL兼容
( LSTTL ) 。它们与JEDEC规定的遵守
没有标准。 7A 。
该74HC / HCT109是双正边沿触发, JK
触发器与个别J,K输入时钟( CP )的投入,设置
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
= 6纳秒
74HC/HCT109
(S
D
)和复位(R
D
)输入;里应外合Q和Q
输出。
置位和复位是低电平有效的异步输入
在时钟输入的,并独立地进行操作。
在J和K输入控制的状态变化
触发器中的模式选择功能表描述。
的J和K输入端必须是稳定的一个建立时间之前
可预测的低到高的时钟跳变
操作。
的JK设计允许操作的是D型触发器由
追平了J和K输入在一起。
在时钟输入端施密特触发器动作使得电路
高耐性,较慢的时钟上升和下降时间。
典型
符号
t
PHL
/ t
PLH
参数
传播延迟
NCP为NQ , NQ
nS
D
为NQ , NQ
nR
D
为NQ , NQ
f
最大
C
I
C
PD
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
µW):
P
D
= C
PD
×
V
CC2
×
f
i
+ ∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=输入MHz的频率
f
o
=输出MHz的频率
(C
L
×
V
CC2
×
f
o
) =产出的总和
C
L
在PF =输出负载电容
V
CC
在V =电源电压
2.对于HC的条件为V
I
= GND到V
CC
对于HCT的条件为V
I
= GND到V
CC
1.5 V.
订购信息
SEE
“ 74HC / HCT / HCU / HCMOS逻辑封装信息” 。
最大时钟频率
输入电容
功耗
电容每FL IP- FL运
注1和2
C
L
= 15 pF的;
V
CC
= 5 V
15
12
12
75
3.5
20
17
14
15
61
3.5
22
ns
ns
ns
兆赫
pF
pF
条件
HC
HCT
单位
1997年11月25日
2