飞利浦半导体
产品speci fi cation
3至8线译码器/多路分解器;反相
特点
•
解复用功能
•
多输入使能很容易地扩展
•
理想的内存芯片选择解码
•
低电平有效互斥输出
•
输出能力:标准
•
I
CC
类别: MSI
概述
该74HC / HCT138是高速硅栅CMOS器件
引脚与低功率肖特基TTL兼容
( LSTTL ) 。它们与JEDEC规定的遵守
没有标准。 7A 。
74HC/HCT138
该74HC / HCT138解码器接受三个二进制
加权地址输入(A
0
, A
1
, A
2
),并启用时,
提供8互斥的低有效输出(Y
0
to
Y
7
).
在“ 138 ”具有三个使能输入: 2低电平有效
(E
1
与ê
2
)和一个高电平(E
3
) 。每个输出将
高,除非ê
1
与ê
2
有LOW和E
3
为高。
这种多能的功能可以轻松并行
膨胀的“ 138 ”,以1 - - 32的( 5行到32行)
解码器只用四个“ 138”集成电路和一个逆变器。
在“ 138 ” ,可作为一个8输出多路分解器通过
采用低电平有效的一个使能输入的数据
输入和其余的使能输入的选通信号。未使用
使能输入必须永久绑定到自己的
适当的高电平或低电平状态。
在“ 138”等同于“ 238 ”,但已倒相输出。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
= 6纳秒
典型
符号
参数
传播延迟
t
PHL
/ t
PLH
t
PHL
/ t
PLH
C
I
C
PD
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
µW):
P
D
= C
PD
×
V
CC2
×
f
i
+ ∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=输入MHz的频率
f
o
=输出MHz的频率
∑
(C
L
×
V
CC2
×
f
o
) =产出的总和
C
L
在PF =输出负载电容
V
CC
在V =电源电压
2.对于HC的条件为V
I
= GND到V
CC
对于HCT的条件为V
I
= GND到V
CC
−
1.5 V
订购信息
SEE
“ 74HC / HCT / HCU / HCMOS逻辑封装信息” 。
A
n
为Y
n
E
3
为Y
n
E
n
为Y
n
输入电容
每个封装的功率耗散电容
注1和2
条件
HC
C
L
= 15 pF的; V
CC
= 5 V
12
14
3.5
67
17
19
3.5
67
ns
ns
pF
pF
HCT
单位
1993年9月
2