欢迎访问ic37.com |
会员登录 免费注册
发布采购

10502 参数 Datasheet PDF下载

10502图片预览
型号: 10502
PDF下载: 下载PDF文件 查看货源
内容描述: RF手册第16版 [RF Manual 16th edition]
分类和应用:
文件页数/大小: 130 页 / 9375 K
品牌: PHILIPS [ NXP SEMICONDUCTORS ]
 浏览型号10502的Datasheet PDF文件第4页浏览型号10502的Datasheet PDF文件第5页浏览型号10502的Datasheet PDF文件第6页浏览型号10502的Datasheet PDF文件第7页浏览型号10502的Datasheet PDF文件第9页浏览型号10502的Datasheet PDF文件第10页浏览型号10502的Datasheet PDF文件第11页浏览型号10502的Datasheet PDF文件第12页  
1.产品按应用
1.1无线通信基础设施
另请参阅手册:恩智浦证件号码9397 750 16837 “ - 你在移动通信基础设施的设计合作伙伴” 。
应用框图
的IQ调制器
JEDEC接口
I
DVGA RF- BP
DAC
Q
IF -SAW
功率放大器
兆帕
百帕
PLL
VCO
0
90
发射机
DVGA +混频器LO
ATT 。
塔 -
安装
扩音器
Tx
双工器
LNA + VGA
( JEDEC )接口
数字基带
OBSAI / CPRI
数字
结束
DPD
CFR
DUC
DDC
JEDEC
IF
ADC
TX / RX1
LO
RF -SAW
JEDEC接口
Rx
LNA
过滤装置
µC
RX2
ADC
BP或LP
DVGA
IF -SAW
混频器
PLL
VCO
LNA + VGA
时钟
发电机
抖动消除器
数据转换器
RF小信号
射频功率
微控制器
以上所示的程序框图发送(上部, Tx)和接收的基站的(下部, Rx)的功能,并且包括与Tx反馈功能(中间部分的Tx反馈) 。
在"Digital基带& Control"块产生的信号跟随的空中接口标准的要求。这些信号通过接口连接到DAC
串行接口SER 。该SER可以使用LVDS或JEDEC标准。后的信号被馈送到I -DAC和Q DAC ,它们被转换到模拟域。
前的I和Q信号输入的IQ调制器,它们是第一低通滤波,以除去任何混叠信号。在IQ调制器,所述信号被上变频到
使用的LO信号从PLL / VCO的设备来的RF ,通常称为LO生成。由于设备的老化和变异在小区负载,所述上变频信号
被馈送到VGA控制功率电平。一个附加的带通滤波器是需要去除带外的杂散信号。将干净的信号被馈送到RF功率
板,其中,所述期望的发射功率被制成。最后, RF功率信号通过双工器馈送到天线。
后直接最后一级放大器,信号耦合器拾取一定量的所述射频信号,该信号被衰减,然后使用IF混频器下混合。
此信号被称为观测信号,并且被用来推导系数的数字预失真算法。由于功率电平而变化,观察是第一
馈送到VGA控制功率电平,并且经过带通滤波的信号通过一个模数转换器转换成数字域。相同的串行接口用于
到的数字信号发送到基带处理器。
在接收机处,所接收的信号直接经过双工器被馈送到LNA用于直接放大,由于所接收的信号电平是非常低的。如果第一LNA
被安装在塔架顶部,一个长的RF电缆用于连接与基站收发信台(BTS)的RF信号。第二个低噪声放大器,用于放大所接收到的
信号。带通滤波应用到减少前,这些信号被施加到中频混频器的出来的带外信号电平。信号电平的变化显着
需要一个VGA保持I-ADC和Q -ADC的最佳净化性能的满刻度范围。低通滤波使用了ADC之前去除
混叠信号。这些数字信号通过使用串行接口的接口连接到基带,如JEDEC的。
采样时钟和LO信号是由分别时钟吸尘器和PLL 。这被表示为时钟和PLL / VCO的框图。这种设置
需要做一个同步系统。通常表示为在信噪比,并且为了提高接收质量,接收功能装备有一第二
接收机中,所谓的分集接收机。
恩智浦半导体RF手册16
th
9
制品
按应用
1.1.1
基站(所有的蜂窝标准和频率)