欢迎访问ic37.com |
会员登录 免费注册
发布采购

HEF4060BTD-T 参数 Datasheet PDF下载

HEF4060BTD-T图片预览
型号: HEF4060BTD-T
PDF下载: 下载PDF文件 查看货源
内容描述: [IC 4000/14000/40000 SERIES, ASYN NEGATIVE EDGE TRIGGERED 14-BIT UP BINARY COUNTER, PDSO16, PLASTIC, SOT-109, SO-16, Counter]
分类和应用: 输入元件光电二极管输出元件逻辑集成电路触发器
文件页数/大小: 7 页 / 106 K
品牌: NXP [ NXP ]
 浏览型号HEF4060BTD-T的Datasheet PDF文件第1页浏览型号HEF4060BTD-T的Datasheet PDF文件第2页浏览型号HEF4060BTD-T的Datasheet PDF文件第3页浏览型号HEF4060BTD-T的Datasheet PDF文件第5页浏览型号HEF4060BTD-T的Datasheet PDF文件第6页浏览型号HEF4060BTD-T的Datasheet PDF文件第7页  
Philips Semiconductors  
Product specification  
14-stage ripple-carry binary counter/divider  
and oscillator  
HEF4060B  
MSI  
AC CHARACTERISTICS  
VSS = 0 V; Tamb = 25 °C; CL = 50 pF; input transition times 20 ns  
VDD  
TYPICAL EXTRAPOLATION  
FORMULA  
SYMBOL MIN. TYP. MAX.  
V
Propagation delays  
RS O3  
5
10  
15  
5
210  
80  
50  
210  
80  
50  
25  
10  
6
420  
160  
100  
420  
160  
100  
50  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
MHz  
MHz  
MHz  
183 ns + (0,55 ns/pF) CL  
69 ns + (0,23 ns/pF) CL  
42 ns + (0,16 ns/pF) CL  
183 ns + (0,55 ns/pF) CL  
69 ns + (0,23 ns/pF) CL  
42 ns + (0,16 ns/pF) CL  
HIGH to LOW  
tPHL  
LOW to HIGH  
10  
15  
5
tPLH  
On On + 1  
HIGH to LOW  
10  
15  
5
tPHL  
20  
12  
25  
10  
6
50  
LOW to HIGH  
10  
15  
5
tPLH  
20  
12  
MR On  
100  
40  
30  
60  
30  
20  
60  
30  
20  
60  
25  
15  
25  
15  
10  
80  
40  
30  
8
200  
80  
73 ns + (0,55 ns/pF) CL  
29 ns + (0,23 ns/pF) CL  
22 ns + (0,16 ns/pF) CL  
10 ns + (1,0 ns/pF) CL  
9 ns + (0,42 ns/pF) CL  
6 ns + (0,28 ns/pF) CL  
10 ns + (1,0 ns/pF) CL  
9 ns + (0,42 ns/pF) CL  
6 ns + (0,28 ns/pF) CL  
HIGH to LOW  
10  
15  
5
tPHL  
60  
Output transition  
times  
120  
60  
10  
15  
5
tTHL  
HIGH to LOW  
40  
120  
60  
LOW to HIGH  
10  
15  
5
tTLH  
40  
Minimum clock pulse  
width input RS  
HIGH  
120  
50  
30  
50  
30  
20  
160  
80  
60  
4
10  
15  
5
tWRSH  
tWMRH  
tRMR  
fmax  
Minimum MR pulse  
width; HIGH  
10  
15  
5
Recovery time  
for MR  
10  
15  
5
Maximum clock pulse  
frequency input RS  
10  
15  
10  
15  
20  
30  
January 1995  
4