欢迎访问ic37.com |
会员登录 免费注册
发布采购

74HC138DTR2G 参数 Datasheet PDF下载

74HC138DTR2G图片预览
型号: 74HC138DTR2G
PDF下载: 下载PDF文件 查看货源
内容描述: 1 - 8解码器/多路解复用器高性能硅栅CMOS [1−of−8 Decoder/ Demultiplexer High−Performance Silicon−Gate CMOS]
分类和应用: 解码器解复用器
文件页数/大小: 9 页 / 136 K
品牌: ONSEMI [ ON SEMICONDUCTOR ]
 浏览型号74HC138DTR2G的Datasheet PDF文件第1页浏览型号74HC138DTR2G的Datasheet PDF文件第2页浏览型号74HC138DTR2G的Datasheet PDF文件第3页浏览型号74HC138DTR2G的Datasheet PDF文件第4页浏览型号74HC138DTR2G的Datasheet PDF文件第6页浏览型号74HC138DTR2G的Datasheet PDF文件第7页浏览型号74HC138DTR2G的Datasheet PDF文件第8页浏览型号74HC138DTR2G的Datasheet PDF文件第9页  
74HC138
开关波形
有效
输入A
t
PLH
输出y
50%
50%
t
PHL
输出y
t
THL
有效
V
CC
GND
输入CS1
t
PHL
t
r
90%
50%
10%
90%
50%
10%
t
f
V
CC
t
PLH
GND
t
TLH
图1 。
图2中。
测试点
t
f
输入
CS2,CS3
90%
50%
10%
t
r
V
CC
t
PLH
GND
设备
TEST
产量
C
L
*
输出y
90%
50%
10%
t
PHL
t
THL
t
TLH
*包括所有探测和夹具电容
网络连接gure 3 。
图4.测试电路
引脚说明
地址输入
A0,A1, A2(引脚1 ,2,3 )
地址输入。为CS1,CS2,和其他任何组合
CS3中,所述输出处于逻辑高电平。
输出
Y0
Y7 (引脚15 ,14, 13 ,12, 11 ,10, 9,7 )
地址输入。这些输入,当选择了芯片,
确定的八个输出为低电平有效。
控制输入
CS1,CS2, CS3的(引脚6 , 4,5)
片选输入。对于CS1在高电平和CS2,CS3
处于低电平时,芯片被选择,并且输出遵循
低电平有效的解码输出。这些输出假设
低级处理时,芯片被选中。这些
输出保持高电平时得不到解决或芯片不
选择。
http://onsemi.com
5