欢迎访问ic37.com |
会员登录 免费注册
发布采购

M25PE16-VMP6TP 参数 Datasheet PDF下载

M25PE16-VMP6TP图片预览
型号: M25PE16-VMP6TP
PDF下载: 下载PDF文件 查看货源
内容描述: 16兆位,页擦除串行闪存与字节变性, 75兆赫的SPI总线,标准引脚 [16-Mbit, page-erasable serial flash memory with byte-alterability, 75 MHz SPI bus, standard pinout]
分类和应用: 闪存内存集成电路光电二极管时钟
文件页数/大小: 58 页 / 1214 K
品牌: NUMONYX [ NUMONYX B.V ]
 浏览型号M25PE16-VMP6TP的Datasheet PDF文件第1页浏览型号M25PE16-VMP6TP的Datasheet PDF文件第2页浏览型号M25PE16-VMP6TP的Datasheet PDF文件第3页浏览型号M25PE16-VMP6TP的Datasheet PDF文件第4页浏览型号M25PE16-VMP6TP的Datasheet PDF文件第6页浏览型号M25PE16-VMP6TP的Datasheet PDF文件第7页浏览型号M25PE16-VMP6TP的Datasheet PDF文件第8页浏览型号M25PE16-VMP6TP的Datasheet PDF文件第9页  
M25PE16  
List of figures  
List of figures  
Figure 1.  
Figure 2.  
Figure 3.  
Figure 4.  
Figure 5.  
Figure 6.  
Figure 7.  
Figure 8.  
Figure 9.  
Logic diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7  
VFQFPN and SO connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7  
Bus master and memory devices on the SPI bus. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10  
SPI modes supported . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11  
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19  
Write enable (WREN) instruction sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22  
Write disable (WRDI) instruction sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23  
Read identification (RDID) instruction sequence and data-out sequence . . . . . . . . . . . . . 24  
Read status register (RDSR) instruction sequence and data-out sequence . . . . . . . . . . . 26  
Figure 10. Write status register (WRSR) instruction sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27  
Figure 11. Read data bytes (READ) instruction sequence and data-out sequence . . . . . . . . . . . . . . 29  
Figure 12. Read data bytes at higher speed (FAST_READ) instruction sequence  
and data-out sequence. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30  
Figure 13. Read lock register (RDLR) instruction sequence  
and data-out sequence. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31  
Figure 14. Page write (PW) instruction sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33  
Figure 15. Page program (PP) instruction sequence. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35  
Figure 16. Write to lock register (WRLR) instruction sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36  
Figure 17. Page erase (PE) instruction sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37  
Figure 18. Sector erase (SE) instruction sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38  
Figure 19. Subsector erase (SSE) instruction sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39  
Figure 20. Bulk erase (BE) instruction sequence. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40  
Figure 21. Deep power-down (DP) instruction sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41  
Figure 22. Release from deep power-down (RDP) instruction sequence . . . . . . . . . . . . . . . . . . . . . . 42  
Figure 23. Power-up timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44  
Figure 24. AC measurement I/O waveform . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47  
Figure 25. Serial input timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51  
Figure 26. Write protect setup and hold timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51  
Figure 27. Output timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51  
Figure 28. Reset AC waveforms while a program or erase cycle is in progress . . . . . . . . . . . . . . . . . 52  
Figure 29. VFQFPN8 (MLP8) 8-lead very thin dual flat package no lead, 6 × 5 mm,  
package outline. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53  
Figure 30. SO8 wide – 8 lead plastic small outline, 208 mils body width, package outline . . . . . . . . . 55  
5/58