DS90C385A + 3.3V可编程LVDS发射器24位平板显示器( FPD )链路87.5兆赫
初步
2005年10月
DS90C385A
+ 3.3V可编程LVDS发射器24位平板
显示链接- 87.5 MHz的
概述
该DS90C385A是引脚对引脚兼容的替代
DS90C383 , DS90C383A和DS90C385 。该DS90C385A
具有附加功能和改进是理想的
替代DS90C383 , DS90C383A和DS90C385 。
家庭LVDS发送器中。
该DS90C385A变送器转换LVCMOS的28位/
LVTTL数据转换4的LVDS (低压差分信号 -
荷兰国际集团)的数据流。锁相发送时钟都会发送
泰德与数据并行流过第五LVDS链路。
输入数据的传输时钟的每一个周期的28位是
采样和发送。在一个传输时钟频率
87.5兆赫, RGB数据24比特和LCD时序的3位和
控制数据( FPLINE , FPFRAME , DRDY )的传输
速度每LVDS数据通道612.5Mbps的。采用87.5
MHz的时钟,数据吞吐量是306.25Mbytes /秒。这
发射器可以设置为上升沿或频闪
通过专用引脚下降沿频闪。上升沿
或下降沿频闪发射将与互操作
下降沿频闪FPDLink接收器没有任何翻译
化逻辑。
该芯片组是解决EMI和电缆尺寸的理想方式
宽,高速TTL接口的相关问题
添加了扩频时钟的支持。
特点
n
引脚对引脚兼容, DS90C383 , DS90C383A和
DS90C385 。
n
需要之间没有特殊的启动顺序
时钟/数据/ PD引脚。输入信号(时钟和数据)
之前或之后,该设备是可应用
供电。
n
支持扩频时钟高达100kHz
调频&偏差
±
2.5 %中心
传播或-5 %下调蔓延。
n
“输入时钟检测”功能将拉动所有LVDS对,以
当逻辑输入时钟丢失,低的时候/ PD引脚
为逻辑高电平。
n
18〜 87.5 MHz的移位时钟支持
n
Tx功率消耗
& LT ;
147毫瓦(典型值)
@
87.5兆赫
灰度
n
TX掉电模式
& LT ;
60 μW (典型值)
n
支持VGA , SVGA , XGA , SXGA (双像素) ,
SXGA + (双像素) , UXGA (双像素) 。
n
窄总线减少了线缆的尺寸和成本
n
高达2.45 Gbps的吞吐量
n
截至306.25Megabytes /秒的带宽
n
345毫伏(典型值) LVDS摆幅低EMI器件
n
PLL无需外部元件
n
兼容于TIA / EIA- 644 LVDS标准
n
薄型56引脚TSSOP封装
框图
DS90C385A
20070201
订单号DS90C385AMT
见NS包装数MTD56
©2005美国国家半导体公司
DS200702
www.national.com