欢迎访问ic37.com |
会员登录 免费注册
发布采购

CLC016AJQ 参数 Datasheet PDF下载

CLC016AJQ图片预览
型号: CLC016AJQ
PDF下载: 下载PDF文件 查看货源
内容描述: 数据再定时PLL具有自动速率选择 [Data Retiming PLL with Automatic Rate Selection]
分类和应用: 电信集成电路
文件页数/大小: 20 页 / 425 K
品牌: NSC [ NATIONAL SEMICONDUCTOR ]
 浏览型号CLC016AJQ的Datasheet PDF文件第9页浏览型号CLC016AJQ的Datasheet PDF文件第10页浏览型号CLC016AJQ的Datasheet PDF文件第11页浏览型号CLC016AJQ的Datasheet PDF文件第12页浏览型号CLC016AJQ的Datasheet PDF文件第14页浏览型号CLC016AJQ的Datasheet PDF文件第15页浏览型号CLC016AJQ的Datasheet PDF文件第16页浏览型号CLC016AJQ的Datasheet PDF文件第17页  
产品说明
(续)
该ACQ / WR线与公交线路RD0 / 1必须遵守的设置
按住条件。最低要求是试样
田间在副部
时序性能
Electri-
CAL特性
页。在该时序图
图14
指示在何处测量时。
DS100087-24
DS100087-26
图12.响应稀疏模式
最小数据率间距ARM
RD0和RD1指出哪些VCO速率配置电阻
(即,R
n
)被选择。对于每个电阻器有一系列的
率,以使PLL锁定到。如果两个数据速率属于本
范围内,给定的RD0 / RD1的指示可以对应于任一
率。如果期望,每个输入数据速率是唯一
报道RD0和RD1 ,则最小间距BE-
吐温的数据速率必须足够大,以防止track-
荷兰国际集团和捕获一率配置范围的PLL
电阻器涵盖从邻近的速率。跟踪
和捕获范围中给出的
电气特性
表。此外, VCO率重新配置的宽容
体管应该被添加到保证跟踪和的Cap-
TURE范围中计算的最小数据速率的间距。
手动速率模式( MRM )
手动速率模式提供了手动CON-用户
控制在数据速率选择。这是通过设置完成
自动线为低电平,缩短了C
ARS
电容V
EE
。该
手动数据速率是通过使用2位总线RD0 / 1设置
ACQ / WR线来启动的MUX更新。
表3
状态表的电阻的选择。
表3.房价国表
ACQ / WR
1
1
1
1
0
RD1
0
0
1
1
X
RD0
0
1
0
1
X
电阻器
R
0
R
1
R
2
R
3
没有变化
图14. ACQ / WR和RD0 / 1时序图
固定利率模式
对于单数据速率的应用程序,设置自动低, ACQ / WR
高,领带RD0和RD1在显示的水平
表3中。
另外,短ç
ARS
到V
EE
.
最小数据率间距MRM
如果期望该SER变高(由于在无法
PLL的速率),为的指示输入的数据速率不
不对应于由RD0和选定的预定速率
RD1 ,则数据传输速率之间的最小间距必须
大到足以阻止的跟踪和捕获范围
锁相环在同一率由包含相邻率。如果
的数据速率是太近,它有可能为PLL锁定
到无论哪个被RD0和选定的任一速率
RD1 。跟踪和捕获范围中给出的
Electri-
CAL特性
表。 VCO的此外,公差
率配置的电阻应加入的有保
开球跟踪和捕获范围,计算最小数据
率间隔。
输出时序
时钟到数据输出的时序有一个小的延时时钟以─
数据。这种延迟在指定的
电气Characteris-
TICS
根据分部分页面
时序性能。
延迟是从50 %的水平CLK的对眼睛测
图案50 %的交点,如图
图15
DS100087-27
当在MRM中,自动线被设置为低中
图13 。
缓冲输出为三态
®
这使得公交线路
RD0 / 1至用作输入到锁存器。输入RD0 / 1
通过ACQ / WR线被锁存。
时钟和数据图15.输出时序
输入接口
该CLC016提供高阻抗输入端,接受
差分或单端输入驱动。详细electri-
校准规范被发现在
电气Characteris-
TICS
页。推荐接口的CLC016如下。
接口到时四个条件应观察
CLC016输入:
DS100087-25
请在规定的共模输入输入电平
范围内。
提供一个偏置电流路径的输入端。
在适当的阻抗端接电缆。
图13.手动选择模式
13
www.national.com