54174 DM54174 DM74174 54175 DM54175 DM74175六角四D触发器与Clear
1989年6月
54174 DM54174 DM74174 54175 DM54175 DM74175
六角四D触发器与Clear
概述
这些正边沿触发的触发器利用TTL电路
实施D型触发器的逻辑全部有直接明确的
输入和四元(175)版本的功能互补
从每个触发器的输出
在D输入会议的建立和保持时间信息
要求传送到Q输出端上的正性
时钟脉冲时钟触发的边沿在发生
特定的电压电平,并且不直接相关的转录
的正向脉冲的习得时间当该时钟输入
是在高或低的电平的D输入信号无
在输出效果
特点
Y
Y
Y
Y
Y
Y
Y
Y
174包含六个触发器单轨输出
175包含四个触发器双轨输出
缓冲时钟和直接清除输入
从个人数据输入到各触发器
应用包括
缓冲存储器寄存器
移位寄存器
码型发生器
典型的时钟频率为40 MHz的
每个触发器38 mW的典型功耗
备选航天军工设备( 54174 54175 )是
可跟一个美国国家半导体销售OF-
FICE分销商的规格
连接图
双列直插式封装
双列直插式封装
TL ˚F 6557 - 1
TL ˚F 6557 - 2
订单号54174DMQB 54174FMQB DM54174J
DM54174W或DM74174N
见NS包装数J16A N16E或W16A
订单号54175DMQB 54175FMQB DM54175J
DM54175W或DM74175N
见NS包装数J16A N16E或W16A
功能表
(每个触发器)
输入
明确
L
H
H
H
时钟
X
D
X
H
L
X
Q
L
H
L
Q
0
输出
Q
H
L
H
Q
0
u
u
L
H
e
高水平(稳态)
L
e
低电平(稳态)
X
e
不在乎
u
e
到高电平的过渡,从低
Q
0
e
建立了Q的表示稳态输入条件之前的电平
e
仅175
C
1995年全国半导体公司
TL ˚F 6557
RRD - B30M105印制在U S A