欢迎访问ic37.com |
会员登录 免费注册
发布采购

74LVC32APW-Q100 参数 Datasheet PDF下载

74LVC32APW-Q100图片预览
型号: 74LVC32APW-Q100
PDF下载: 下载PDF文件 查看货源
内容描述: [Quad 2-input OR gate]
分类和应用: 光电二极管逻辑集成电路触发器
文件页数/大小: 13 页 / 224 K
品牌: NEXPERIA [ Nexperia ]
 浏览型号74LVC32APW-Q100的Datasheet PDF文件第5页浏览型号74LVC32APW-Q100的Datasheet PDF文件第6页浏览型号74LVC32APW-Q100的Datasheet PDF文件第7页浏览型号74LVC32APW-Q100的Datasheet PDF文件第8页浏览型号74LVC32APW-Q100的Datasheet PDF文件第9页浏览型号74LVC32APW-Q100的Datasheet PDF文件第11页浏览型号74LVC32APW-Q100的Datasheet PDF文件第12页浏览型号74LVC32APW-Q100的Datasheet PDF文件第13页  
Nexperia  
74LVC32A-Q100  
Quad 2-input OR gate  
DHVQFN14: plastic dual in-line compatible thermal enhanced very thin quad flat package; no leads;  
14 terminals; body 2.5 x 3 x 0.85 mm  
SOT762-1  
B
A
E
D
A
A
1
c
detail X  
terminal 1  
index area  
C
terminal 1  
index area  
e
1
v
w
C
C
A B  
y
y
C
1
e
b
2
6
L
1
7
8
E
h
e
14  
k
13  
9
D
h
X
k
0
2
4 mm  
w
scale  
Dimensions (mm are the original dimensions)  
(1) (1)  
(1)  
Unit  
A
A
b
c
D
D
h
E
E
e
e
k
L
v
y
y
1
1
h
1
max  
nom  
min  
1
0.05 0.30  
0.02 0.25 0.2 3.0 1.50 2.5 1.00 0.5  
0.00 0.18 2.9 1.35 2.4 0.85  
3.1 1.65 2.6 1.15  
0.5  
0.4 0.1 0.05 0.05 0.1  
0.2 0.3  
mm  
2
Note  
sot762-1_po  
1. Plastic or metal protrusions of 0.075 mm maximum per side are not included.  
References  
Outline  
version  
European  
projection  
Issue date  
IEC  
JEDEC  
JEITA  
15-04-10  
15-05-05  
SOT762-1  
MO-241  
Fig. 11. Package outline SOT762-1 (DHVQFN14)  
©
74LVC32A_Q100  
All information provided in this document is subject to legal disclaimers.  
Nexperia B.V. 2018. All rights reserved  
Product data sheet  
Rev. 3 — 12 September 2018  
10 / 13