欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADS-930MC 参数 Datasheet PDF下载

ADS-930MC图片预览
型号: ADS-930MC
PDF下载: 下载PDF文件 查看货源
内容描述: 16位, 500kHz的采样A / D转换器 [16-Bit, 500kHz Sampling A/D Converters]
分类和应用: 转换器
文件页数/大小: 8 页 / 298 K
品牌: MURATA-PS [ MURATA POWER SOLUTIONS INC. ]
 浏览型号ADS-930MC的Datasheet PDF文件第1页浏览型号ADS-930MC的Datasheet PDF文件第2页浏览型号ADS-930MC的Datasheet PDF文件第4页浏览型号ADS-930MC的Datasheet PDF文件第5页浏览型号ADS-930MC的Datasheet PDF文件第6页浏览型号ADS-930MC的Datasheet PDF文件第7页浏览型号ADS-930MC的Datasheet PDF文件第8页  
®
®
ADS-930
+25°C
动态性能
(续)
孔径延迟时间
孔径不确定性
S / H采集时间
(至± 0.003 % FSR , 10V步骤)
过电压恢复时间
A / D转换速率
模拟输出
内部参考
电压
漂移
外部电流
数字输出
逻辑电平
逻辑"1"
逻辑"0"
逻辑加载"1"
逻辑加载"0"
拖延,边缘ENABLE
到输出数据有效
输出编码
电源要求
电源范围
+ 15V电源
-15V电源
+ 5V电源
电源电流
+ 15V电源
-15V电源
+ 5V电源
功耗
电源抑制
+14.5
–14.5
+4.75
+15.0
–15.0
+5.0
+110
–100
+80
3.5
+15.5
–15.5
+5.25
+130
–125
+90
4.25
±0.02
+14.5
–14.5
+4.75
+15.0
–15.0
+5.0
+110
–100
+80
3.5
+15.5
–15.5
+5.25
+130
–125
+90
4.25
±0.02
+14.5
–14.5
+4.75
+15.0
–15.0
+5.0
+110
–100
+80
3.5
+15.5
–15.5
+5.75
+130
–125
+90
4.25
±0.02
mA
mA
mA
% FSR / %V
+2.4
+0.4
–4
+4
+2.4
+0.4
–4
+4
+2.4
+0.4
–4
+4
mA
mA
ns
+9.95
+10.0
±10
+10.05
1
+9.95
+10.0
±10
+10.05
1
+9.95
+10.0
±10
+10.05
1
PPM /°C的
mA
分钟。
500
典型值。
±10
5
460
600
马克斯。
545
1000
分钟。
500
0至+ 70°C
典型值。
±10
5
460
600
马克斯。
545
1000
分钟。
500
-55到+ 125°C
典型值。
±10
5
460
600
马克斯。
545
1000
单位
ns
ps的均方根
ns
ns
千赫
10
10
10
互补偏移二进制;补充2的补码为偏移二进制,二进制补码
脚注:
所有电源必须在应用启动转换脉冲之前。所有
电源和时钟( START CONVERT )必须预热过程中存在
周期。该设备必须在这段时间内连续地进行转换。
当COMP 。位(管脚8 )为低电平时,逻辑加载"0"将-350μA 。
一个广为200ns开始转换脉冲用于所有生产测试。为
需要小于500kHz的采样速率的应用,更广泛地开始转换
脉冲可以使用。
有效位等于:
( SNR +失真) - 1.76 +
20日志
6.02
满量程幅度
实际输入幅度
技术说明
1.从获得完全指定的性能ADS- 930
需要认真注意的PC卡的布局和电源
电源去耦。该设备的模拟和数字
接地系统连接到彼此内部。
为了获得最佳性能,将所有接地引脚( 4 , 11 , 13 ,
18,24和30 )直接连接到一个大
类似物
地平面
下面的包。
绕过所有电源和+ 10V参考输出
接地与4.7μF的钽电容并联
0.1μF的陶瓷电容。找到旁路电容
尽量靠近单元成为可能。
2. ADS- 930达到其指定的精度,而不
需要外部校准。如果需要的话,该设备的
小的初始偏移和增益误差可以减小到零
使用图2。当所示的调节电路
采用这种电路,或任何类似的偏置和增益校准
化的硬件,使下面的热身调整。对
避免相互影响,随时调整增益前偏移量。领带
如果不使用针脚5和6,模拟地(引脚4 )
偏移和增益调节电路。
3.引脚8 ( COMP 。 BITS)是用来选择数字输出编码
在ADS -930的格式。看表3a和3b中。当此引脚
已应用TTL逻辑"0" ,它补充所有的
ADS -930的数字输出。
当引脚8具有逻辑"1"应用和ADS- 930
其单极( 0到-10V )输入范围内工作时,输出
编码为标准二进制。在应用逻辑"0"至8脚
这些条件改变输出编码到互为
tary二进制文件。
当引脚8具有逻辑"1"应用和ADS- 930
它的双极性范围内运行( ± 5V )输入电压范围,输出编码
为偏移二进制码。在这些应用逻辑"0"至8脚
条件改变编码互补抵消
二。使用的MSB输出(引脚40)代替的MSB
输出(引脚39)在这些条件下发生变化的各
输出的编码,以2的补码和互补的二进制
补充。
引脚8是TTL兼容,可与数字直接驱动
在需要动态地控制应用程序的逻辑
功能。上有8引脚的内部上拉电阻允许
3