欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADC-207LM 参数 Datasheet PDF下载

ADC-207LM图片预览
型号: ADC-207LM
PDF下载: 下载PDF文件 查看货源
内容描述: 7位, 20MHz的CMOS闪存A / D转换器 [7-Bit, 20MHz, CMOS Flash A/D Converters]
分类和应用: 转换器闪存
文件页数/大小: 6 页 / 205 K
品牌: MURATA-PS [ MURATA POWER SOLUTIONS INC. ]
 浏览型号ADC-207LM的Datasheet PDF文件第1页浏览型号ADC-207LM的Datasheet PDF文件第2页浏览型号ADC-207LM的Datasheet PDF文件第4页浏览型号ADC-207LM的Datasheet PDF文件第5页浏览型号ADC-207LM的Datasheet PDF文件第6页  
ADC-207
7位, 20MHz的CMOS闪存A / D转换器
输出编码
( +参考= + 5.12V , - 参考=地面,中点值=无连接)
注:应参考日至±0.1 %的准确度或更高。不要使用+ 5V
电源作为参考输入,而不精确调节和高频率
脱钩。
这里显示的值是A + 5.12V的参考。按比例缩放等引用。
校验仪器应测试代码改变这些之间的中点
示出中心值在表1中。例如,在半量程主要进位,设置
输入到2.54V ,然后调整参考直到佛罗里达州同样ickers 63之间的代码
64.还要注意的是,加权为比较电阻网络离开网络连接第一个
并在终点的1 / 2LSB最后的阈值调整代码过渡到
正确的中点值。
时钟
Æ1
AUTO
Æ2
样品
N
Æ1
AUTO
Æ2
样品
N+1
Æ1
AUTO
Æ2
样品
N+2
产量
数据
n个数据
N + 1个数据
最大为17ns 。
最大为17ns 。
时序图
表1. ADC- 207输出编码
模拟量输入
(中心值)
0.00V
+0.04V
+1.28V
+2.52V
+2.56V
+2.60V
+3.84V
+5.08V
+5.12V
CODE
+1LSB
+1/4FS
+ 1 / 2FS - 1LSB
+1/2FS
+ 1 / 2FS + 1LSB
+3/4FS
+ FS
溢流
溢流
0
0
0
0
0
0
0
0
1
1
最高位
0
0
0
0
1
1
1
1
1
0
0
1
1
0
0
1
1
1
0
0
0
1
0
0
0
1
1
0
0
0
1
0
0
0
1
1
0
0
0
1
0
0
0
1
1
0
0
0
1
0
0
0
1
1
2
3
4
5
6
7
最低位
0
1
0
1
0
1
0
1
1
十进制
0
1
32
63
64
65
96
127
255*
十六进制
(包括0V )
00
01
20
3F
40
41
60
7F
FF
*请注意,溢流代码不清除数据位。
ADC- 207操作
在ADC -207采用了一个开关电容器方案,其中有一个自动
零相位和采样相位。看
图1和时序图。在ADC -207使用一个单一的时钟输入。
当时钟处于高状态(逻辑1)时,ADC -207是在自动调零
相( 01) 。当时钟处于低电平状态(逻辑0)时,ADC -207是在
采样相位(O2) 。在第1阶段, 128比较输出
短路通过CMOS开关的输入端。该服务的目的
使输入和输出到相应的过渡水平
比较器。输入到比较器也被连接到128
采样电容。的128的电容器的另一端也被短路
128抽头的电阻梯形,通过CMOS开关。因此,在
阶段1中的采样电容器被充电到电压差
之间的电阻水龙头,其各自的比较器转换电压。
这消除了比较器和更好的收益率之间的偏差差异
温性能。在阶段2 (O 2)的输入电压被施加到
128电容,通过CMOS开关。这迫使比较跳闸
或高或低。由于在第一阶段的比较正坐在自己的
过渡点,他们可以很迅速地旅行到正确的状态。另外,在
相2中,比较器的输出被加载到内部锁存器
这反过来饲料A128至7编码器。当去回到第1阶段中,
编码器的输出被加载到输出锁存器。此闩锁,然后喂
3态输出缓冲器。
这意味着,在ADC -207是流水线的设计。做单
转换时,ADC -207需要一个正脉冲,随后是负
脉冲后跟一个正脉冲。连续转换需要一个
周期/样品(一个正脉冲和一个负脉冲)。三态
缓冲器具有两个启动线, CS1和CS2 。表2示出的真值表
为片选信号。 CS1具有启用/禁用位功能1
通过7. CS2具有启用/ 〜7和禁用比特1的功能
该溢流位。此外,满量程输入产生的所有的人,包括
溢流位的输出。该ADC - 207具有一个可调电阻梯
字符串。上月底,闲置点,底端被带到了与使用
应用电路。
这些引脚被称为+参考,中点 - 参考,
分别。在典型的操作+基准连接到+ 5V , - 参考
是连接至地,并且中点被旁路到地。这样一个反面的科幻gura-
化导致在0到+ 5V的输入电压范围。中点引脚还可以
绑到+ 2.5V源,进一步提高整体的线性度。这通常是
没有必要,除非是需要优于7位线性度。
表2.芯片选择真值表
CS1
0
1
0
1
CS2
0
0
1
1
1-7位
三态模式
三态模式
数据所输出的
三态模式
溢流位
三态模式
三态模式
数据所输出的
数据所输出的
注:减少采样时间(取样脉冲)​​来为12ns ,以提高性能
在20MHz以上。这样的CON组fi guration将接近于一个理想的采样器。
www.murata-ps.com
技术咨询
电子邮件: sales@murata-ps.com ,联系电话:
+1 508 339 3000
MDA_ADC-207.B01
第3页6