V58C2128(804/404/164)S
列解码器
感测放大器&我( O)总线
列解码器
感测放大器&我( O)总线
列解码器
感测放大器&我( O)总线
BANK 0
银行1
2银行
列解码器
感测放大器&我( O)总线
CKE
CK , CK
DLL
频闪
将军
数据选通
的DQ
V58C2128 ( 804/404/164 )S版本1.6 2002年三月
3
QFC
CAS
RAS
WE
DM
CK
CK
CS
CILETIV LESO M
V
茂矽
制成的
58
C
2 128(80/40/16) 4
S
X牛逼XX
速度
6 ( 166MHZ@CL2.5 )
7 ( 143MHZ@CL2.5 ) )
75(133MHZ@CL2.5)
8 ( 125MHZ@CL2.5 )
部件
包装, T = TSOP
DDRSDRAM
CMOS
2.5V
128MB, 4K刷新
x8, x4, x16
4银行
SSTL
部件
转级
框图
32M ×4
列地址
A0 - A9 , A11 , AP , BA0 , BA1
行地址
A0 - A11 , BA0 , BA1
列地址
计数器
列地址
卜FF器
行地址
卜FF器
刷新计数器
行解码器
存储阵列
行解码器
存储阵列
行解码器
存储阵列
行解码器
存储阵列
3银行
4096 x 1024
x8
4096 x 1024
x8
4096 x 1024
x8
4096 x 1024
x8
输入缓冲器
输出缓冲器
控制逻辑&定时发生器
DQ
0
-DQ
3