欢迎访问ic37.com |
会员登录 免费注册
发布采购

MT9074AP 参数 Datasheet PDF下载

MT9074AP图片预览
型号: MT9074AP
PDF下载: 下载PDF文件 查看货源
内容描述: T1 / E1 / J1单芯片收发器 [T1/E1/J1 Single Chip Transceiver]
分类和应用: 电信集成电路
文件页数/大小: 122 页 / 371 K
品牌: MITEL [ MITEL NETWORKS CORPORATION ]
 浏览型号MT9074AP的Datasheet PDF文件第1页浏览型号MT9074AP的Datasheet PDF文件第2页浏览型号MT9074AP的Datasheet PDF文件第3页浏览型号MT9074AP的Datasheet PDF文件第5页浏览型号MT9074AP的Datasheet PDF文件第6页浏览型号MT9074AP的Datasheet PDF文件第7页浏览型号MT9074AP的Datasheet PDF文件第8页浏览型号MT9074AP的Datasheet PDF文件第9页  
MT9074
引脚说明
针#
68针100针
PLCC MQFP
17
18
19
90
91
92
名字
描述
超前信息
VSS
IC
INT / MOT
负电源(输入) 。
数字地。
内部连接。
与VSS (地)的正常运行。
英特尔/摩托罗拉模式选择(输入) 。A
高在这个引脚CON连接居雷什的
英特尔并行非复用总线类型的处理器接口。低CON科幻居雷什
为摩托罗拉平行非多路复用型的处理器接口。
正电源(输入) 。
数字电源( + 5V ± 5 % ) 。
4数据到数据7 (三态I / O) 。
这些信号结合D0 - D3的形成
并行处理器接口的双向数据总线( D7是最显着的
位)。
读/写/写选通(输入) 。在摩托罗拉方式(R / W)时,该输入控制
在微处理器的访问:数据总线D [ 7:0]的方向。当R / W为
高,并行处理器从MT9074读取数据。当低,
并行处理器写数据到MT9074 。对于英特尔模式( WR ) ,这种主动
低写选通网络骗子居雷什的数据总线作为输出。
20
21 -
24
25
93
94-97
VDD
D4 - D7
98
R / W / WR
26 -
30
31
32
33
99 , 8-11 AC0 - AC4地址/控制0 〜4 (输入) 。
地址和控制输入,用于在非
多路并行处理器接口。 AC0是最显着的输入。
12
13
14
GND
ARX
RTIP
RRING
接收模拟接地(输入) 。
模拟地, LIU接收器。
收到TIP和RING (输入) 。
差分输入为接收线信号 - 必须
是变压器耦合(参见图5) 。在数字成帧器模式,这些都是TTL电平
输入端连接到一个接收器的数字输出。如果接收的串行数据
输出NRZ的输出连接到RTIP 。如果接收的数据输出是分相
单极性信号连接一个信号到RTIP和互补信号,以
RRING 。
接收模拟电源(输入) 。
模拟电源LIU接收器( + 5V
±
5%).
正电源(输入) 。
数字电源( + 5V
±
5%).
负电源(输入) 。
数字地。
发送(输出) 。
只有当内部LIU被禁用(数字成帧器
模式) ,如果控制位NRZ = 1 ,和NRZ数据输出时钟输出引脚与血栓素
C1.50的上升沿(TXB没有功能被选择时的NRZ格式)。如果
NRZ = 0,销血栓素和血栓素B是一对互补信号的输出数字
双轨同步输出与C1.50的上升沿。
发送B(输出) 。
当内部刘被禁止和控制位NRZ = 0 ,
销血栓素和血栓素B是一对互补信号的输出数字双导轨
数据同步输出与C1.50的上升沿。
34
35
36
37
15
16
17
18
VDD
ARX
VDD
VSS
TXA
38
19
TXB
39
20
RxDLCLK数据链路时钟(输出) 。
从提取的时钟产生间隙时钟信号
从行时钟,可用于外部设备,以在RxDL数据时钟( 4,8 ,
12 , 16或20千赫)的上升沿。
RXDL
TxMF
接收数据链路(输出) 。
收到含有数据线后,串行比特流
零代码抑制。该数据时钟输出与E1.5o的上升沿。
发送多帧边界(输入) 。
有源低输入用于设置
发送多帧边界( CAS或CRC复帧) 。该MT9074将产生
自己的多帧,如果该引脚保持高电平。该输入通常是拉高了大多数
应用程序。
40
41
21
22
4