®
MT9041
多路输出中继PLL
超前信息
特点
•
提供T1和E1时钟, ST -BUS / GCI
成帧信号锁定到输入参考
或者8千赫(帧脉冲) , 1.544兆赫(T1),或
2.048兆赫( E1 )
会见AT &牛逼TR62411和ETSI ETS 300 011
规格为1.544兆赫(T1),或
2.048兆赫( E1 )的输入参考
典型的未经过滤的固有输出抖动
0.013 UI的峰 - 峰
15dB的@ 10 Hz的抖动衰减,
34分贝@ 100赫兹和50 dB的5〜40千赫
低功耗CMOS技术
第1期
1995年5月
订购信息
MT9041AP
28引脚PLCC
-40
°
C至+ 85
°
C
•
描述
该MT9041是一个数字锁相环(PLL)的
旨在提供定时和同步
T1和E1主速率传输链路信号
这与ST -BUS / GCI帧兼容
对准的时序要求。 PLL的输出可以
同步到任意一个2.048兆赫, 1.544兆赫,
或8 kHz参考。在T1和E1输出是完全
与AT &牛逼TR62411 ( ACCUNET
®
T1.5)
和ETSI ETS 300 011的固有抖动和抖动
转让
特定网络阳离子,
分别为,
当
同步到主参考输入时钟速率
任1.544 MHz或2.048兆赫。
在PLL还提供了额外的高速输出
时钟在3.088兆赫, 4.096兆赫, 8.192比率
兆赫和16.384兆赫背板同步的
nization 。
•
•
•
应用
•
•
•
同步和定时控制T1和
E1数字传输链路
ST-总线时钟和帧脉冲源
主干线速率转换器
VDD
VSS
MCLKO
MCLKI
C3
PRI
相
探测器
环
滤波器
C1.5
DCO
接口
电路
C16
C8
C4
C2
F0o
FP8-STB
FP8-GCI
IC0
IC1
模式
SELECT
分频器
MS
FSEL1
FSEL2
图1 - 功能框图
3-83