欢迎访问ic37.com |
会员登录 免费注册
发布采购

MT89L86 参数 Datasheet PDF下载

MT89L86图片预览
型号: MT89L86
PDF下载: 下载PDF文件 查看货源
内容描述: CMOS ST- BUS⑩系列多速率数字开关 [CMOS ST-BUS⑩ FAMILY Multiple Rate Digital Switch]
分类和应用: 开关
文件页数/大小: 40 页 / 175 K
品牌: MITEL [ MITEL NETWORKS CORPORATION ]
 浏览型号MT89L86的Datasheet PDF文件第1页浏览型号MT89L86的Datasheet PDF文件第3页浏览型号MT89L86的Datasheet PDF文件第4页浏览型号MT89L86的Datasheet PDF文件第5页浏览型号MT89L86的Datasheet PDF文件第6页浏览型号MT89L86的Datasheet PDF文件第7页浏览型号MT89L86的Datasheet PDF文件第8页浏览型号MT89L86的Datasheet PDF文件第9页  
MT89L86
超前信息
AS / ALE
STi2
STi1
STi0
DTA
集体安全条约组织
ODE
STo0
STo1
STo2
STi14/STo8
STi3
STi4
STi5
STi6/A6
STi7/A7
V
DD
FR
CLK
STi8/A0
STi9/A1
STi10/A2
6 5 4 3 2 1 44 43 42 41 40
7
39
8
38
9
37
10
36
11
35
12
34
13
33
14
32
15
31
16
30
29
17
18 19 20 21 22 23 24 25 26 27 28
IM
STi11/A3
STi12/A4
STi13/A5
DS / RD
R / W / WR
CS
AD7
AD6
AD5
STi15/STo9
STo3
STo4
STo5
STo6/A6
STo7/A7
V
SS
AD0
AD1
AD2
AD3
AD4
V
SS
DTA
STi0
STi1
STi2
AS / ALE
STi3
STi4
STi5
STi6/A6
STi7/A7
V
DD
RESET
FR
CLK
STi8/A0
STi9/A1
STi10/A2
IM
STi11/A3
STi12/A4
STi13/A5
DS / RD
R / W \\ WR
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48引脚SSOP
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
集体安全条约组织
ODE
STo0
STo1
STo2
STi14/STo8
STo3
STo4
STo5
STo6/A6
STo7/A7
V
SS
V
DD
AD0
AD1
AD2
AD3
AD4
STi15/STo9
AD5
AD6
AD7
CS
V
SS
44引脚PLCC
( JEDEC MO- 118 , 300MIL宽)
图2 - 引脚连接
引脚说明
针#
44
48
PLCC SSOP
2
3-5
7-9
10
2
3-5
7-9
10
名字
描述
DTA
STi0-5
数据确认
(开漏输出) 。此低电平有效输出表明一个
数据总线传输完成。一个上拉电阻,需要在此输出。
ST-总线输入0到5
( 5V容限输入) 。串行数据输入流。这些流
可具有2.048 , 4.096或8.192兆比特/秒为32 , 64或128个信道的数据传输速率,
分别。
ST- BUS输入6 / Addr.6输入
( 5V容限输入) 。该引脚的功能被确定
通过切换CON组fi guration启用。如果非复用的CPU总线与用于沿
的8.192或4.096 Mb / s的更高的输入速度,该引脚提供A6地址输入功能。
为2.048和4.096 Mb / s的( 8×4 )应用程序,或当多路CPU总线
接口选择,该引脚呈STi6功能。请参阅控制寄存器的位
描述和表1,表2 , 6 & 7的更多细节。
请注意,对于其中两个A6和STi6输入同时需要应用
(例如, 8 ×4开关在4.096 Mb / s的CON组fi guration或2.048Mb之间的速率转换/
s到4.196或8.192 Mb / s的)的A6输入应连接到引脚STo6 / A6 。
ST- BUS输入7 / Addr.7输入
( 5V容限输入) :此引脚的功能被确定
通过切换CON组fi guration启用。如果非复用的CPU总线与用于沿
的8.192 Mb / s的更高的输入速度,该引脚提供了A7地址输入功能。
为2.048和4.096 Mb / s的( 8×4 )应用程序,或当多路CPU总线是
选择时,该引脚呈STi7功能。请参阅控制寄存器位描述和
表1,表2 , 6 & 7的更多细节。
请注意,对于其中两个A7和STi7输入同时需要应用
(例如, 2.048至8.192 Mb / s的速率转换)的A7输入应连接到引脚
STo7/A7.
STi6/A6
11
11
STi7/A7
2