欢迎访问ic37.com |
会员登录 免费注册
发布采购

MT8977AC 参数 Datasheet PDF下载

MT8977AC图片预览
型号: MT8977AC
PDF下载: 下载PDF文件 查看货源
内容描述: ISO- CMOS ST- BUS⑩系列T1 / ESF成帧电路 [ISO-CMOS ST-BUS⑩ FAMILY T1/ESF Framer Circuit]
分类和应用: 电信集成电路
文件页数/大小: 26 页 / 347 K
品牌: MITEL [ MITEL NETWORKS CORPORATION ]
 浏览型号MT8977AC的Datasheet PDF文件第9页浏览型号MT8977AC的Datasheet PDF文件第10页浏览型号MT8977AC的Datasheet PDF文件第11页浏览型号MT8977AC的Datasheet PDF文件第12页浏览型号MT8977AC的Datasheet PDF文件第14页浏览型号MT8977AC的Datasheet PDF文件第15页浏览型号MT8977AC的Datasheet PDF文件第16页浏览型号MT8977AC的Datasheet PDF文件第17页  
初步信息
收到的信令位
在A,B, C和D的信令比特输出从
设备在24%通道状态字。其
在集体安全条约组织的串行蒸汽输出位置显示
在图6和比特位置示于表
信令位的11内部去抖
可以打开或关闭主控制字1。
ESF模式, A,B , C和D位是有效的。连
虽然信令比特仅接收一次
每六个帧的设备存储的信息,以便
它是可用的ST-总线每帧。该
ST-总线将总是包含最新的
信令位。信令位的状态是
冷冻如果同步丢失。
在D3 / D4模式中,只有A和B位是有效的。该
信令位的状态被冻结在终端
帧同步丢失。冻结被禁用
设备
收复
终奌站
FRAME
同步。信令位可能经过
随机的过渡阶段,直到设备所得。
复帧同步。
时钟和帧信号
该MT8977需要一个2.048 MHz时钟( C2I )和
8 kHz的成帧信号为ST-总线一侧。身材
图2示出在两个信号之间的关系。
成帧信号用于分隔各个32
频道ST- BUS帧。
在DS1方需要两个时钟周期。 1.544兆赫
时钟用于发射( C1.5i )和1.544兆赫
时钟提取从DS1线路信号并施加
在E1.5i销到时钟在接收到的数据。
该C2I和C1.5i时钟必须锁相
在一起。必须有C1.5i的193个时钟周期
对于C2I每256个时钟周期。在从结束
该链接时, C2I和C1.5i必须锁相到
提取E1.5i时钟。
适用于E1.5i时钟在内部被分成上下
由193和对准的DS1帧。该
造成8 kHz时钟是在E8Ko引脚输出。这
信号可以被用作锁相的基准
在C2I和C1.5i时钟提取1.544兆赫
时钟。
DS1线接口
传输接口
该接口到DS1线是由两个
单极性输出,血栓素和血栓素B ,它可以用来
驱动一个双极发射电路。输出信号
对血栓素和血栓素B对应于正和
ISO- CMOS
MT8977
所需的备用负双极性脉冲
马克反转信号的T1线路。
在血栓素信号输出之间的关系,
TXB和AMI的信号示于图5。
传输双绞线,在AMI信号
已被均衡和变压器耦合到所述
线。
接收器接口
该接收器电路由三个引脚向上的RxA ,
RxB是正常和RxD 。双极交替反转
来自DS-1信号线应该被转换为一个
单相分相格式。所得的信号
被发送到器件的的RxA和RxB 。该
信号也楠德拉在一起,并输入在RxD端。
在特殊的应用中,双极型的检测
侵犯不是必需的,所以能够时钟的NRZ
数据直接导入的RxD 。在这种情况下, RxA和
RxB是正常引脚应接高电平。
数据移入的RxA , RxB是正常和RxD与
该E1.5i时钟的下降沿。该时钟信号
从接收到的数据被提取。关系
所接收的信号和提取出的时钟之间
示于图4 。
弹性缓冲器
该MT8977具有两种帧缓冲弹性而
吸收抖动在接收到的DS1信号。缓冲区
也用在之间的频率转换
1.544 Mbit / s的DS1率和2.048 Mbit / s的ST- BUS
数据速率。
所接收的数据被写入到所述弹性缓冲
与所提取的1.544 MHz的时钟。该数据被读
列于ST-总线侧与系统的缓冲区
2.048 MHz时钟。通过最大延迟
缓冲器是1.875 ST-总线帧或60 ST-总线
通道,参见图8 。
最小延迟
须避免在缓冲器总线争
存储器是2 ST-总线信道。
正常工作条件下,该系统C2I
时钟相位锁定到所提取的E1.5i时钟
使用外部电路。如果两个时钟是不
相位锁定,则在该数据是速率
被写入到器件上的DS1侧可
从在它正被读出的速率不同
在ST- BUS的一面。缓冲电路将执行
控制滑,如果吞吐量延迟条件
上述被侵犯。例如,如果
在DS1侧的数据正被写入的速率
比它正在被读出的ST-总线慢
侧,所接收的DS1写之间的延迟
指针和ST总线的读出指针将开始
4-111