PIC12F683
表2-2:
ADDR
银行1
80h
81h
82h
83h
84h
85h
86h
87h
88h
89h
8Ah
8Bh
8Dh
8Eh
8Fh
90h
91h
92h
93h
94h
95h
96h
97h
98h
99h
9Ah
9Bh
国际奥林匹克委员会
—
—
VRCON
EEDAT
EEADR
PR2
—
—
WPU
(3)
INDF
OPTION_REG
的PCl
状态
FSR
TRISIO
—
—
—
—
PCLATH
INTCON
—
PCON
OSCCON
OSCTUNE
—
寻址此单元使用FSR的内容寻址数据存储器(非物理寄存器)
xxxx xxxx
GPPU
IRP
(1)
—
INTEDG
RP1
(1)
—
T0CS
RP0
TRISIO5
T0SE
TO
TRISIO4
PSA
PD
TRISIO3
PS2
Z
TRISIO2
PS1
DC
TRISIO1
PS0
C
1111 1111
0000 0000
0001 1xxx
xxxx xxxx
TRISIO0
--11 1111
—
—
—
—
—
T0IE
CCP1IE
写缓存的高5位程序计数器
INTE
—
GPIE
CMIE
—
OSTS
(2)
TUN3
T0IF
OSFIE
—
HTS
TUN2
INTF
TMR2IE
POR
LTS
TUN1
GPIF
—
—
—
—
程序计数器(PC )的低字节
间接数据存储器地址指针
未实现
未实现
未实现
未实现
—
GIE
EEIE
—
—
—
—
PEIE
ADIE
—
IRCF2
—
名字
PIC12F683特殊功能寄存器汇总BANK 1
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
价值
POR , BOR
页面
---0 0000
0000 0000
—
—
8CH PIE1
TMR1IE
000- 0000
BOR
SCS
TUN0
--01 --qq
-110 x000
---0 0000
—
—
—
—
—
—
1111 1111
未实现
ULPWUE SBOREN
IRCF1
—
IRCF0
TUN4
未实现
Timer2模块周期寄存器
未实现
未实现
—
—
—
—
WPU5
IOC5
WPU4
IOC4
—
IOC3
WPU2
IOC2
WPU1
IOC1
WPU0
IOC0
--11 -111
--00 0000
—
—
—
—
未实现
未实现
VREN
EEDAT7
EEADR7
—
—
EEDAT6
EEADR6
—
VRR
EEDAT5
EEADR5
—
—
EEDAT4
EEADR4
—
VR3
EEDAT3
EEADR3
WRERR
VR2
EEDAT2
EEADR2
雷恩
VR1
EEDAT1
EEADR1
WR
VR0
0-0- 0000
EEDAT0
0000 0000
EEADR0
0000 0000
RD
---- x000
---- ----
xxxx xxxx
ANS0
-000 1111
9CH EECON1
9DH EECON2
9Eh
9Fh
ADRESL
ANSEL
EEPROM控制寄存器2 (不是物理寄存器)
至少低2位左移位,导致或8位的右移位后的结果
—
ADCS2
ADCS1
ADCS0
ANS3
ANS2
ANS1
图例:
注1 :
2:
3:
- =未实现位,读为' 0 ' , u =不变, x =未知, q =值取决于具体条件,
阴影=未用
IRP和RP1位保留,始终保持清晰的这些位。
在OSCCON的OSTS位寄存器复位为'0'与选择作为振荡器双速启动和LP , HS或XT 。
GP3上拉被使能时MCLRE为1在配置字寄存器中。
DS41211D_CN第10
©
2007 Microchip的技术公司