PIC12F635/PIC16F636/639
8引脚图( PDIP , SOIC , DFN , DFN -S )
PDIP , SOIC
V
DD
GP5/T1CKI/OSC1/CLKIN
GP4/T1G/OSC2/CLKOUT
GP3/MCLR/V
PP
1
PIC12F635
2
3
4
8
7
6
5
V
SS
GP0/C1IN+/ICSPDAT/ULPWU
GP1/C1IN-/ICSPCLK
GP2/T0CKI/INT/C1OUT
DFN , DFN -S
V
DD
GP5/T1CKI/OSC1/CLKIN
GP4/T1G/OSC2/CLKOUT
GP3/MCLR/V
DD
1
2
3
4
8
7
6
5
V
SS
GP0/CIN+/ICSPDAT/ULPWU
GP1/CIN-/ICSPCLK
GP2/T0CKI/INT/COUT
表1:
I / O
GP0
GP1
GP2
GP3
GP4
GP5
—
—
注1 :
2:
针
7
6
5
4
3
2
1
8
8 -PIN摘要
( PDIP , SOIC , DFN , DFN -S )
比较
C1IN+
C1IN-
C1OUT
—
—
—
—
—
定时器
—
—
T0CKI
—
T1G
T1CKI
—
—
中断
国际奥林匹克委员会
国际奥林匹克委员会
INT / IOC
国际奥林匹克委员会
国际奥林匹克委员会
国际奥林匹克委员会
—
—
引体向上
Y
Y
Y
Y
(2)
Y
Y
—
—
BASIC
ICSPDAT / ULPWU
ICSPCLK
—
MCLR / V
PP
OSC2/CLKOUT
OSC1/CLKIN
V
DD
V
SS
只能输入。
只有当引脚配置为外部MCLR 。
©
2007 Microchip的技术公司
PIC12F635
DS41232D第3页